當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式軟件
[導(dǎo)讀]一款基于FPGA的RFID閱讀器設(shè)計(jì)

 0 引 言

  RFID 技術(shù)是從 20 世紀(jì) 80 年代走向成熟的一項(xiàng)自動(dòng)識(shí)別技術(shù),近年來(lái)發(fā)展十分迅速。 目前,在全世界,基于 RFID 技術(shù)的電子標(biāo)簽,使用已經(jīng) 非常廣泛了,這主要取決于它的特性,RFID 標(biāo)簽可以使用在幾乎所有的物理對(duì)象上。RFID 技術(shù)在 工業(yè)自動(dòng)化,物體跟蹤,交通運(yùn)輸控制管理,防偽校園卡,電子錢包,行李標(biāo)簽,收費(fèi)系統(tǒng),醫(yī)用裝 置,電子物品的監(jiān)控和軍事用途等方面已經(jīng)得到了廣泛的應(yīng)用。例如第二代居民身份證,使用基于 ISO/IEC4443-B 標(biāo)準(zhǔn)的 13.56 MHz 電子標(biāo)簽,該項(xiàng) 目可以說(shuō)國(guó)內(nèi)乃至國(guó)際上最大的RFID 應(yīng)用的項(xiàng)目之一。

  RFID 系統(tǒng)由閱讀器(Reader),電子標(biāo)簽( Tag) 和后臺(tái)數(shù)據(jù)庫(kù)組成 ,見圖1。閱讀器從附著在物品上的Tag中讀取數(shù)據(jù),這些數(shù)據(jù)在閱讀器或送給 后臺(tái)的數(shù)據(jù)庫(kù)應(yīng)用程序進(jìn)行處理。閱讀器作為RFID 系統(tǒng)中的關(guān)鍵部件通過(guò)天線與電子標(biāo)簽進(jìn)行無(wú)線 通信,可以實(shí)現(xiàn)對(duì)標(biāo)簽識(shí)別碼和內(nèi)存數(shù)據(jù)的讀出或 寫入操作。


 

圖 1 RFID 系統(tǒng)構(gòu)成。

  FPGA 具有開發(fā)簡(jiǎn)單,靜態(tài)可重復(fù)編程和動(dòng)態(tài)在系統(tǒng)編程的特點(diǎn),已經(jīng)成為當(dāng)今應(yīng)用最廣泛的 可編程專用集成電路。目前在 FPGA 的集成開發(fā)環(huán) 境中提供各種 I/O 接口的 IP 核,方便實(shí)現(xiàn)各種 I/O 接口。

  現(xiàn)有的RFID 閱讀器一般是由ARM( AdvancedRISC Machines)結(jié)構(gòu)體系實(shí)現(xiàn)的,一般體積較大,不容易升級(jí)。本文研究和實(shí)現(xiàn)了基于FPGA 的閱讀器,這種閱讀器具有結(jié)構(gòu)靈活、體積小、升級(jí)容易、方便實(shí)現(xiàn)不同的外設(shè)接口等優(yōu)點(diǎn)。

  論文結(jié)構(gòu)如下第一部分描述閱讀器的總體結(jié)構(gòu),第二部分是硬件部分結(jié)構(gòu),第三部分是軟件部分結(jié)構(gòu),第四部分是閱讀器的實(shí)現(xiàn)。

  1 基于FPGA 的RFID 閱讀器總體結(jié)構(gòu)

  閱讀器是由FPGA、射頻模塊、LCD 和FLASH構(gòu)成的,閱讀器的系統(tǒng)結(jié)構(gòu)見圖2。 標(biāo)準(zhǔn)串口向射頻模塊發(fā)送對(duì)標(biāo)簽操作的命令,用于接收從射頻模塊返回的標(biāo)簽中的內(nèi)容,LCD 顯示標(biāo)簽信息,系統(tǒng)控制程序是系統(tǒng)的核心程序,它協(xié)調(diào)各部分的運(yùn)行, FLASH 存儲(chǔ)器存放數(shù)據(jù)。


 

圖2 閱讀器的系統(tǒng)結(jié)構(gòu)

  FPGA 實(shí)現(xiàn)的外部接口有:串口、LCD 接口、FLASH 接口和鍵盤接口等,射頻模塊內(nèi)部含有符合RFID 標(biāo)準(zhǔn)的標(biāo)簽操作程序,能夠執(zhí)行來(lái)自串口的操作標(biāo)簽的命令,返回標(biāo)簽的信息。

  2 閱讀器的硬件部分結(jié)構(gòu)

  閱讀器是以FPGA 為核心,控制數(shù)據(jù)處理交換的模塊結(jié)構(gòu)。FPGA 實(shí)現(xiàn)的模塊有:各個(gè)外設(shè)接口和CPU 模塊,這些模塊由該FPGA 內(nèi)部的可編程邏輯電路實(shí)現(xiàn)的,它完成與射頻模塊的通信,射頻模塊前端與標(biāo)簽的空中接口通信讀取標(biāo)簽信息,F(xiàn)PGA 從串口模塊取回標(biāo)簽信息送LCD 顯示,硬件結(jié)構(gòu)如圖3。


 

圖 3 閱讀器的硬件結(jié)構(gòu)。

  3 閱讀器軟件部分結(jié)構(gòu)

  程序的執(zhí)行從鍵盤的觸發(fā)開始,此時(shí)通過(guò)串口向射頻模塊發(fā)送讀標(biāo)簽命令,射頻模塊返回標(biāo)簽的信息,觸發(fā)串口中斷服務(wù)程序執(zhí)行,將讀出的信息放入FIFO 對(duì)列,將結(jié)果送LCD 顯示。軟件部分程序執(zhí)行流程圖見圖4。[!--empirenews.page--]


 

圖4 軟件部分程序執(zhí)行流程。

  4 閱讀器的實(shí)現(xiàn)

  本文使用日立產(chǎn)射頻模塊、2.4GHz 電子標(biāo)簽、Xilinx Spartan-3 LC1500 開發(fā)板、Xilinx PlatformStudio 7.1i 集成開發(fā)環(huán)境和Xilinx ISE 7.1i 集成開發(fā)環(huán)境硬件連接見圖5。FPGA 開發(fā)板設(shè)計(jì)一個(gè)串口連接射頻模塊,用于向射頻模塊發(fā)送標(biāo)簽操作命令和接收標(biāo)簽的信息。圖中URAT 為設(shè)計(jì)的串口,G16和H16 為FPGA 的I/O 引腳,74LS04 為電平轉(zhuǎn)換模塊。1602 為液晶顯示模塊。


 

圖5 硬件連接。

  4.1 FPGA 中的CPU 模塊

  嵌入式CPU 的設(shè)計(jì)是SOC 設(shè)計(jì)的核心。FPGA可以方便地實(shí)現(xiàn)嵌入式CPU 核[6],在FPGA 器件中嵌入式CPU 有硬核和軟核兩種,如Xilinx 的VirtexII器件中含有CPU 硬核POWERPC401 核,Altera 的Excalibur 器件中含有PowerTrace 核;軟核如Xilinx的PicoBlaze 和MicroBlaze, Altera 的Nios, Tensilica的Xtensa 和OpenCores 的OpenRISC 軟核。硬核提供了豐富的指令和功能,但不能改變其電路結(jié)構(gòu)。硬核具有高速和高效的優(yōu)點(diǎn),但熟悉和充分掌握硬核的使用比較困難,硬核并不是所有的FPGA 器件都有的。而軟核是用VHDL 語(yǔ)言設(shè)計(jì)實(shí)現(xiàn),設(shè)計(jì)者可以根據(jù)具體需要進(jìn)行設(shè)計(jì)或?qū)浐诉M(jìn)行適當(dāng)?shù)男薷?,適當(dāng)增加或減少硬件電路,如寄存器數(shù)量,RAM容量和總線寬度等,,提高芯片利用率,,還可以提高CPU 運(yùn)行速度,并且軟核還具有使用靈活和低成本的特點(diǎn)。本文使用的是Microblaze 軟核。

  4.2 實(shí)現(xiàn)過(guò)程

  在集成開發(fā)環(huán)境中添加LCD、 URAT 和DIP的軟件IP 核,其中DIP 用于模擬鍵盤輸入。然后配置各個(gè)接口IP 核的總線類型、地址范圍和外部端口,在項(xiàng)目的UCF 文件中配置接口IP 核的引腳和FGPA 的I/O 的連接關(guān)系。

  從串口接收數(shù)據(jù)有兩種方法:一種是采用定時(shí)器讀;另一種采用串口的中斷服務(wù)程序來(lái)讀。采用定時(shí)器消耗資源比較大,本文采用串口中斷的方法,當(dāng)串口有數(shù)據(jù)到達(dá)時(shí),激活串口中斷服務(wù)程序,在中斷服務(wù)程序中讀出串口緩沖區(qū)的數(shù)據(jù),然后寫道FIFO 對(duì)列。

  URAT 中斷服務(wù)程序的主要代碼如下:

  Void XUartLite_InterruptHandler ( XUartLite *

  InstancePtr)

  /*判斷Uart 緩沖區(qū)是否為空*/

  if(!XUartLite_mIsReceiveEmpty(RS232_BASEADD

  R))

  {

  /*接收URAT 數(shù)據(jù)*/

  Data=XUartLite_RecvByte(RS232_BASEADDR);//

  /*寫入FIFO 緩沖隊(duì)列*/

  Add_Queue(Data);

  }

  其中FIFO 緩沖隊(duì)列是由一個(gè)自定義的數(shù)據(jù)結(jié)構(gòu)和對(duì)它的操作實(shí)現(xiàn)的。

  下面是主程序的主要代碼。[!--empirenews.page--]

  初始化部分

  /*URAT 初始化*/

  XUartLite_Initialize( &Uart,

  XPAR_RS232_DEVICE_ID)

  /*LCD 初始化*/

  void lcd_init(unsigned int base_addr)

  /*URAT 開中斷*/

  void XUartLite_EnableInterrupt ( XUartLite *

  InstancePtr)

  /*設(shè)置URAT 初始化*/

  void XUartLite_SetSendHandler(XUartLite

  * InstancePtr, XUartLite_Handler FuncPtr, void

  *CallBackRef)

  /*設(shè)置URAT 的中斷服務(wù)程序*/

  void XUartLite_SetRecvHandler(XUartLite *

  InstancePtr, , XUartLite_Handler

  XUartLite_InterruptHandle, void * CallBackRef)

  初始化完成以后,然后進(jìn)入一個(gè)無(wú)限循環(huán)。

  /*判斷是否有鍵按下*/

  XGpio_InterruptGetStatus(XGpio *InstancePtr)

  /*發(fā)送讀標(biāo)簽命令*/

  for (j=0;j<count ;j++)

  { XUartLite_SendByte(UARTLITE_0_BASEA

  DDR, *(commanda+j) );

  wait(50000);

  }

  /*如果對(duì)列不為空*/

  If(!IsEmptyQuque())

  /* 讀取隊(duì)列數(shù)據(jù) */

  Read_Quque(data )

  /* 寫入FLASH*/

  void flash_write(Xuint32 addr, long data)

  對(duì)FLASH 的操作首先要塊檫除,然后才能寫,對(duì)FLASH 寫的代碼如下:

  void flash_write(Xuint32 addr, long data)

  {XIo_Out32(flash_base_addr + (0x555 << 2),

  0x00aa00aa);

  XIo_Out32(flash_base_addr + (0xaaa << 2),

  0x00550055);

  XIo_Out32(flash_base_addr + (0x555 << 2),

  0x00a000a0);

  XIo_Out32(addr, data);

  return;

  }

  程序編寫完成后,經(jīng)過(guò)編譯和消除錯(cuò)誤后,下載到目標(biāo)板,在FPGA 開發(fā)板運(yùn)行程序,在LCD得到標(biāo)簽信息,見圖6。


 

圖6 標(biāo)簽信息在LCD 的顯示

  6 結(jié) 論

  RFID 技術(shù)是近年來(lái)發(fā)展起來(lái)的一種新型的自動(dòng)識(shí)別技術(shù)。FPGA 技術(shù)是未來(lái)硬件廣泛使用的一種技術(shù),本文結(jié)合將RFID 技術(shù)與FPGA 技術(shù)相結(jié)合,研究和實(shí)現(xiàn)了一種新結(jié)構(gòu)的閱讀器,基于FPGA的閱讀器具有結(jié)構(gòu)靈活、體積小、升級(jí)容易和易擴(kuò)展等優(yōu)點(diǎn)。本文給出了閱讀器的總體結(jié)構(gòu)、硬件部分結(jié)構(gòu)和軟件部分結(jié)構(gòu),研究了RFID 射頻模塊與FPGA 之間的接口實(shí)現(xiàn)及標(biāo)簽信息在LCD 顯示。具有廣泛的使用價(jià)值。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉