當(dāng)前位置:首頁 > 嵌入式 > 嵌入式軟件
[導(dǎo)讀]基于自適應(yīng)技術(shù)的CPU供電電路系統(tǒng)

 CPU核心電壓Vcore波動(dòng)會(huì)影響CPU正常工作,Vcore過高,將導(dǎo)致CPU發(fā)熱量上升、壽命縮短甚至燒毀;反之,Vcore過低則可能引起數(shù)據(jù)損壞、死機(jī)、藍(lán)屏等故障。由于CPU集成度越來越高,制作工藝越來越精細(xì),CPU功耗越來越大,因此對(duì)供電系統(tǒng)提出了更高的要求。

  一、自適應(yīng)電壓調(diào)節(jié)系統(tǒng)的結(jié)構(gòu)

  早期主板普遍采用跳線或DIP開關(guān)來設(shè)定CPU電壓,在安裝或更換CPU時(shí),需要根據(jù)CPU核心電壓對(duì)照主板說明書,在主板上插拔挑線或撥動(dòng)DIP開關(guān)進(jìn)行設(shè)置,稍有不慎就可能燒毀CPU和主板,十分危險(xiǎn)。為了解決這個(gè)問題,Intel公司從Pentium Ⅱ開始采用VID(Voltage Identification,電壓識(shí)別)技術(shù),VID技術(shù)是一種自適應(yīng)電壓調(diào)節(jié)技術(shù),采用這種技術(shù)后,主板供電電路可按CPU需要自動(dòng)設(shè)置供電電壓,不再需要進(jìn)行人工干預(yù)了。

  自適應(yīng)電壓調(diào)節(jié)技術(shù)的核心是在CPU上增加了若干個(gè)VID引腳,這些引腳輸出的編碼信號(hào)控制Vcore供電電路中的PWM(Pulse Width Modulation,脈寬調(diào)制)控制器。開機(jī)后CPU將VID信號(hào)發(fā)送給PWM控制器,調(diào)整PWM控制器輸出脈沖信號(hào)的占空比,迫使DC/DC電路輸出的直流電壓與CPU的額定電壓相一致(圖1)。采用VID編碼后,VID的可編程特性使得用戶可以在BIOS中修改Vcore,一些主板制造商還編制了專門的工具軟件來顯示和修改Vcore值,給用戶帶來很大方便。

  

  圖1 自動(dòng)設(shè)定原理

  自適應(yīng)CPU供電電路的信號(hào)流程如圖2,電腦的主電源工作后,VttVR調(diào)壓器開始工作,它一方面為CPU中的VID控制器提供電源,一方面輸出VID_PWRGD信號(hào)。VID_PWRGD信號(hào)同時(shí)送往CPU中的VID控制器和Vcc調(diào)壓器中的PWM控制芯片的對(duì)應(yīng)引腳,分別作為VID控制器和PWM芯片的輸出允許信號(hào)。VID控制器接收到VID_PWRGD信號(hào)這個(gè)信號(hào)后立即通過若干條信號(hào)線同時(shí)輸出各位VID信號(hào)。在VCC調(diào)壓器內(nèi),PWM控制器接收到VID信號(hào)后,向場(chǎng)效應(yīng)管驅(qū)動(dòng)器輸出脈沖信號(hào),啟動(dòng)DC/DC轉(zhuǎn)換功能,輸出Vcc電壓。待電壓穩(wěn)定后,PWM芯片向CPU提供VCC_PWRGD信號(hào),讓CPU開始工作,如圖3。

  

  圖2 供電系統(tǒng)原理框圖

  

  圖3 自適應(yīng)電路時(shí)序圖

  二、VID與Vcore的關(guān)系

  如前所述,CPU供給PWM控制器VID信號(hào),由PWM控制器控制DC/DC降壓電路,實(shí)現(xiàn)對(duì)輸出電壓的調(diào)整。實(shí)際上,PWM控制器輸出的脈沖信號(hào)的頻率(或周期t)通常維持不變,改變的只是脈沖的占空比t1/t的大小,如圖4。由于t不變,t1增大則輸出電壓高,t1減小則輸出電壓降低,t1不變則輸出電壓不變。電壓數(shù)值最終由MOSFET導(dǎo)通的時(shí)間所決定,輸出電壓V的大小與MOSFET的導(dǎo)通時(shí)間t1成正比。

  

  圖4 PWM原理

  在實(shí)際電路中,PWM采用移相式控制方式輸出脈沖信號(hào),控制MOSFET的導(dǎo)通和關(guān)斷。DC/DC電路輸出脈動(dòng)直流電,其紋波分量很大,須經(jīng)電容濾波后輸出平滑的直流電。當(dāng)濾波電容的容量足夠大時(shí),實(shí)際輸出的波形近似為一條直線。

  在自適應(yīng)供電系統(tǒng)中,t1是由CPU提供的VID編碼控制的。CPU的每個(gè)VID引腳有高電平和低電平兩種狀態(tài),分別代表“1”和“0”。“1”和“0”的不同組合構(gòu)成了VID編碼與輸出電壓之間的關(guān)系,見表1。由于VID編碼是不連續(xù)的,因此DC/DC轉(zhuǎn)換器實(shí)際上是一種階梯式降壓器(Step Down Regulator,簡(jiǎn)稱SDR)。[!--empirenews.page--]
 

  

  Intel為其各款處理器產(chǎn)品制定了相應(yīng)的電壓調(diào)節(jié)模塊(Voltage Regulation Model,VRM)設(shè)計(jì)規(guī)范,從Prescott核心微處理器開始,電壓調(diào)節(jié)規(guī)范改用VRD(Voltage Regulation Down)來命名,各版本供電設(shè)計(jì)規(guī)范中VID位數(shù)、電壓調(diào)節(jié)精度和電壓調(diào)節(jié)范圍都各不相同,見表2。

  

  VRD10.0將VID編碼從5位升級(jí)到6位,使得電壓調(diào)節(jié)精度從25mV提升到12.5mV,同時(shí)VRD10.0還提出了對(duì)VID進(jìn)行動(dòng)態(tài)調(diào)整的要求。

  三、 動(dòng)態(tài)電壓調(diào)節(jié)技術(shù)

  摩爾定律在芯片規(guī)模和性能方面的定義無比精確,但它卻忽視了芯片功耗帶來的制約:性能與功耗幾乎是同步提升,到2005年內(nèi)微處理器的最高功耗可能要攀升至150W,但目前采用的風(fēng)冷或水冷散熱技術(shù)所依托的熱傳導(dǎo)方式,都不可能將核心內(nèi)部的熱量迅速帶走,導(dǎo)致核心溫度過高,從而引發(fā)藍(lán)屏和死機(jī)故障。

  動(dòng)態(tài)電壓調(diào)節(jié)(Dynamic Voltage adjusting,DVA)技術(shù)正是在這種背景下提出來的,其基本思想是根據(jù)CPU核心功率變化適時(shí)調(diào)節(jié)供電電壓值,最大限度地減少微處理器的發(fā)熱量。譬如,Prescott處理器的功率達(dá)到100W之多,這個(gè)功率是指CPU占用率100%時(shí)的情況,功耗大小隨CPU的忙碌程度的變化而變化,在系統(tǒng)空閑時(shí)CPU實(shí)際負(fù)荷要小很多。如果CPU輸出的VID維持不變,Vcore將超過CPU的實(shí)際需求,從而帶來不必要的電能浪費(fèi)。

  另一方面,當(dāng)CPU處于十分忙碌的狀態(tài)時(shí),CPU和供電電路自身內(nèi)阻的電壓降會(huì)隨電流增加而增加,如果CPU輸出的VID維持不變,Vcore的實(shí)際數(shù)值將隨電流的增加而降低,電壓的降低勢(shì)必降低CPU的穩(wěn)定性,這是毋庸置疑的。

  動(dòng)態(tài)自適應(yīng)電壓調(diào)節(jié)技術(shù)是一種智能供電技術(shù),與傳統(tǒng)的供電技術(shù)相比,動(dòng)態(tài)VID的優(yōu)勢(shì)體現(xiàn)在以下三個(gè)方面:

 ?。?) 向CPU核心(die)提供穩(wěn)定的電壓,提高了CPU工作穩(wěn)定性;

 ?。?) 根據(jù)CPU工作情況,動(dòng)態(tài)地將供電電壓調(diào)節(jié)到某一時(shí)刻所需的最低水平,使供電電壓“恰好滿足需求”,實(shí)現(xiàn)最大限度的節(jié)能。

 ?。?) 如果出現(xiàn)電流猛增的意外情況,VID控制器可以限制電流增加,保護(hù)CPU免于因發(fā)熱過多而燒毀。

  為了配合CPU內(nèi)VID控制器實(shí)現(xiàn)CPU核心電壓的動(dòng)態(tài)調(diào)節(jié),Intel提出了柔性主板(Flexible Main Board,F(xiàn)MB)概念,并相繼推出了FMB 1.X和FMB2.X設(shè)計(jì)規(guī)范。為了能夠向CPU提供足夠的電力,降壓電路必須擁有功率足夠的MOSFET器件,同時(shí)在電流超標(biāo)時(shí)能及時(shí)采取措施讓電流降下來,防止產(chǎn)生過多的熱量摧毀CPU和主板。

  四、動(dòng)態(tài)電壓調(diào)節(jié)的實(shí)現(xiàn)

  關(guān)于動(dòng)態(tài)電壓調(diào)整的策略,Intel在VRD10.0設(shè)計(jì)指南中說得很明白:供電系統(tǒng)需要提供對(duì)動(dòng)態(tài)VID技術(shù)的支持,使得CPU中VID控制器通過VID總線每隔5ms對(duì)VID進(jìn)行一次調(diào)整,步長(zhǎng)(steps)為12.5mV,直到某一VID能夠滿足要求為止。那么,調(diào)整的根據(jù)是什么呢?

  為了描述電壓調(diào)整的過程,首先定義下面3個(gè)負(fù)載曲線:

  電壓最大值Vmax= VID – (RLL* ICC)

  電壓典型值Vtype = VID – TOB – (RLL* ICC)

  電壓最小值Vmin = VID – 2*TOB – (RLL* ICC)

  式中RLL是傳輸線路等效電阻,這里是指電壓調(diào)整電路經(jīng)CPU插座(Socket)到CPU引腳之間的阻抗,包括導(dǎo)線電阻和CPU引腳與插座間的接觸電阻。由于RLL的存在,使得在主板輸出電壓與實(shí)際提供給CPU核心電壓之間存在一個(gè)落差。電壓跌落隨ICC的增加而線性增加,因此RLL是負(fù)載線的斜率。TOB是由制造誤差和溫度漂移等因素形成的誤差。

  CPU中VID控制器采用“查表式”調(diào)節(jié)方式,圖5描述了處理器電壓調(diào)低的過程。處理器開始時(shí)負(fù)荷比較高,隨著負(fù)荷的減輕,實(shí)際電壓隨ICC減少而升高,并停止執(zhí)行VID編碼(①→②);進(jìn)入狀態(tài)②之后,處理器經(jīng)過短暫延時(shí),以便為降低VID的操作做準(zhǔn)備,然后對(duì)VID編碼進(jìn)行初始化,導(dǎo)致電流拉回到狀態(tài)③;從狀態(tài)③到狀態(tài)④的變化,表示VID降低,從初始負(fù)載線窗口轉(zhuǎn)入較低的負(fù)載線窗口;從狀態(tài)④到狀態(tài)⑤表示在較低的VID負(fù)載窗口中,VCC隨ICC變化的瞬態(tài)過程。VID從低到高的調(diào)整過程與上述過程相反。

  

  圖5 負(fù)載線

  五、結(jié)語

  供電系統(tǒng)的工作質(zhì)量關(guān)系到計(jì)算機(jī)系統(tǒng)的穩(wěn)定和安全,供電系統(tǒng)工作不好,就等于計(jì)算機(jī)患了心臟病。自適應(yīng)供電技術(shù)不僅方便了用戶,也增加了CPU供電的安全性;動(dòng)態(tài)供電使供電電壓恰好滿足CPU需求,不僅提高了系統(tǒng)穩(wěn)定性,還降低了CPU功耗。除此以外,作為一種智能化供電技術(shù),動(dòng)態(tài)供電技術(shù)對(duì)實(shí)現(xiàn)過流保護(hù)和過熱保護(hù)等保護(hù)功能也更加方便了。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉