當前位置:首頁 > 嵌入式 > 嵌入式軟件
[導讀]基于達芬奇技術的數字視頻系統設計與實現

摘要:達芬奇技術是業(yè)界第一款集成了DSP 處理器、軟件、工具以及技術支持的綜合型解決方案系列,非常適用于開發(fā)各種優(yōu)化的數字視頻終端設備。本文介紹了一種基于達芬奇技術的數字視頻系統設計方案。詳細闡述了該系統的總體架構、視頻部分功能、電源設計和軟件實現。

引 言

在數字視頻創(chuàng)新已經成為數字信息產業(yè)熱點的今天,數字視頻系統的設計方法不斷提高,數字視頻系統的復雜度已經遠遠超過以往任何時候。達芬奇技術成功實現數字視頻需要四大要素的最新進步,即:處理器、開發(fā)工具、軟件以及系統專業(yè)技術。由于能夠在集成這四種要素的平臺中實現數字視頻、音頻、語音與話音技術,因此達芬奇技術可以為數字視頻的當前變革打下基礎。

本設計是在一塊60*60mm 的PCB板上來完成視頻的采集、處理與顯示。由攝像頭采集的視頻圖像經由解碼器轉換成達芬奇處理器能夠處理的格式,在Codec Engine 中實現H.264 、MPEG-4編解碼,在LCD液晶屏上最高能達到1280*720 分辨率下30fps(幀/每秒)流暢顯示。這樣的數字視頻系統能達到尺寸小,功能強,設計靈活,實用性廣的優(yōu)點。

1.    1.系統的總體架構及工作原理

2.       1.1 TMS320DM6446 器件總攬 達芬奇處理器TMS320DM6446 是基于業(yè)界最高性能的DSP平臺—TI TMS320C6000™ 由ARM926EJ-S 內核、TMS320C64x+ DSP 內核、系統控制、視頻處理子系統(VPSS)、電源管理、外部存儲器接口、外圍控制模塊等功能模塊組成。

TMS320DM6446 中的ARM926EJ-S 內核具有16KB 指令和8KB 數據Cache 及16KB ROM 和16KB RAM 。TMS320C64x+ DSP 內核具有32KB L1 程序R A M / C a c h e 、8 0 K B L1 數據R A M /Cache 及64KB L2 RAM/Cache 。具有DDR2 內存控制器;64 通道增強型DMA 控制器;串行端口(3 個UART、I2C、SPI、音頻串口);3 個64 位通用定時器;10/100M 以太網;USB2.0 端口;3 個PWM 端口;多達71 個通用I/O 口;支持MMC/SD/CF 卡等。系統控制模塊提供了看門狗、中斷控制器、電源管理控制器、復位控制器及2 個片上振蕩器。視頻處理子系統(VPSS) 有用于視頻輸入的視頻前端輸入(VPFF) 接口由CCD 控制器(CCDC), 預處理器、柱狀模塊、自動曝光/白平衡/聚焦模塊(H3A)和寄存器組成;和用于視頻輸出的視頻后端輸出(VPBE)接口由屏幕菜單式調節(jié)器(OSD)、視頻編碼器(VENC)和四路10bit DACs 組成。

1.2 系統的硬件組成及工作原理

整個數字視頻系統采用的是由達芬奇處理器(TMS320DM6446)、DDR2 SDRAM 、NAND FLASH、視頻解碼器TVP5146 、電源管理芯片TPS65023,LTC3412 加上外圍接口芯片的方案。視頻解碼器把CCD攝像頭傳過來的模擬視頻信號進行模/數轉換,變成符合ITU-BT.656 標準的數字視頻信號,然后將數字視頻信號傳到達芬奇處理器的視頻處理子系統的前端進行預處理經過Codec Engine 編解碼后送到視頻處理子系統的后端,直接輸出數字視頻信號到顯示終端上或是通過四路54MHz 的DACs來提供NTSC/PAL制式的模擬視頻輸出。DM6446 上的ARM端主要做為控制器來控制視頻解碼芯片和外圍接口芯片,DSP端主要負責視頻編解碼工作。系統硬件框圖如圖1所示

 圖1 系統硬件框圖

1.    2.視頻部分的硬件結構及其分析

2.       2.1 視頻采集與解碼

 

本設計選用TI公司的視頻解碼芯片TVP5146 完成從模擬到數字視頻的轉換。TVP5146 允許10路模擬視頻輸入,具有4路10bit A/D 轉換器;場同步信號VS,行同步信號HS,奇偶場信號FID,時鐘輸出信號DATACLK 等都由引腳直接引出,省去同步時鐘電路的設計。

TVP5146 上的Y[9:2]為輸出的亮度視頻信號,DATACLK 為行鎖定系統的輸出時鐘,像素時鐘頻率為27MHz, 用來同步數據采集,HS為行同步信號,VS為場同步信號分別與達芬奇處理器DM6446 視頻端口對應的信號相連接。HS的高電平表示一行有效采樣點個數,VS 的高電平表示一場有效信號,對于NTSC 制信號,單場為243 行, 奇偶場信號FID為"1" 時,表示當前為奇數場,為"0" 表示偶數場。視頻解碼芯片與DM6446 的接口電路如圖2所示。

                 圖2 視頻前端模塊接口 [!--empirenews.page--]

2.2 圖像處理與顯示

實時圖像處理系統設計的難點是如何在有限的時間內完成大量圖像數據的處理。只有圖像處理系統的處理速度達到每秒25幀以上時才能達到實時的效果并且要想在顯示終端上顯示出高清晰的圖像最重要的就是在Codec Engine 中的視頻編解碼運算。而達芬奇處理器能通過多種復雜的視頻編解碼來實現高清視頻輸出,如MPEG-4編解碼能顯示30fps分辨率為720p(1280*720);H.264 編解碼能顯示30fps 分辨率為D1(720*480) 等。TMS320DM6446 處理器視頻處理子系統中的視頻后端提供的在線視頻顯示處理器既能夠顯示兩組獨立的視頻窗口或兩組獨立的OSD窗口,還可以以一個視頻窗口、一個OSD窗口和一個屬性窗口的形式顯示。視頻編碼器完成圖像數據編碼后可以通過內部的LCD控制器直接輸出數字視頻信號到液晶顯示器上也可以通過四路54MHz 的DACs 進行D/A轉換,來提供NTSC/PAL、S-video 等格式的視頻或音頻輸出。

3.電源設計

本設計采用的是TI 最新的基于達芬奇技術的TMS320DM644x DSP 的電源管理芯片TPS65023 在高達1.5A 的最寬負載電流范圍內可實現高性能的數控功能與效率最大化。TPS65023 集成了三個降壓轉換器以支持系統的內核電壓、外設、I/O 以及存儲器電壓,還集成了兩個可由外部輸入引腳啟動的通用200mA 線性低壓降 (LDO) 穩(wěn)壓器。每個LDO 的輸入電壓范圍都在2.5 V 至6.5 V 之間,因此既可通過其中一個集成降壓轉換器供電,也能直接通過電池供電。

在本設計中TPS65023 的VDCDC1 管腳輸出1.2V 電壓用于DM6446 的內核供電,VDCDC2 管腳輸出1.8V 電壓用于DM6446 的存儲器接口供電,VDCDC3 管腳輸出3.3V 電壓用于DM6446 的外設接口供電。由于TPS65023 只提供1A/1.8V 電壓不夠供應兩片DDR2 SDRAM,故還需一個輸出1.8V 的電源管理芯片來為DDR2 供電,此系統選用的是LTC3412A 輸出電流3A。這樣用兩個電源管理芯片就能滿足系統供電。TPS65023 與達芬奇DM6446 的接口電路如圖3 所示。

圖3 TPS65023 與DM6446 的接口電路


4.軟件實現 
達芬奇軟件架構涵蓋低級的OS 驅動程序乃至應用API。在達芬奇軟件平臺中可以細分為多任務的CODEC, 即視頻(Video) 、影像(Image) 、語音(Speech) 、音頻(Audio),統稱VISA。另外還包含具有多媒體框架組件的CODEC 引擎遠程服務器。由此構成的信號處理層(SPL) 一方面通過VISA API 接口與應用層(APL)連接,另一方面則通過DSP/BIOS 與底層內核溝通。APL 包含客戶增值差異化設計軟件模塊,并通過Linux API 溝通底層內核的許多外圍接口驅動。
eXpressDSP 配置工具的使用使得配置一個CODEC 的過程極其簡單,下面就是一個完整的應用程序開發(fā)步驟:
第一步,開發(fā)并完成Codec。就是要開發(fā)音視頻編解碼的核心算法,按照xDM 標準封裝成為Codec 庫,Codec 主要完成音視頻的核心算法,應用程序運行時被調用,并不參與其他功能。
第二步,將Codec 集成到Codec Engine 中。將第一步開發(fā)完成的Codec 或已有的符合xDM 的Codec 集成到Codec Engine 中,這一步需要配置兩個JavaScript 的腳本文件,其中一個腳本文件表明了,Codec 的使用和配置信息,文件名一般為*.cfg, 另一個描述了Codec 在達芬奇上的內存分配的配置,文件名一般為*tcf ,配置好這兩個文件后,使用make 命令即可生成Codec Engine, 其文件名一般為*.X64P 。可被應用程序直接調用。
第三步,開發(fā)音視頻應用程序,并在其中調用Codec Engine 。在Linux 下開發(fā)音視頻應用程序,包括用戶界面,音視頻的采集、播放、同步等,其中完成對Codec Engine 的調用,應用程序也要完成一個擴展名為cfg 的腳本配置文件,以表明對Codec Engine 的使用狀況。
第四步,加載DSPLINK 和CMEM 模塊,運行應用程序至此一個完整的達芬奇音視頻應用程序就完成了,其中許多過程是通過腳本文件配置完成的,過程非常簡單易懂,下面我們需要在達芬奇上運行它,首先要加載DSPLINK 和CMEM 兩個驅動程序模塊,其中DSPLINK 主要實現了arm 和dsp 的底層通信,而CMEM 則主要是完成了在物理段上分配連續(xù)內存的功能,加載完這兩個模塊,這樣便可以直接運行已完成的應用程序。
5.結論 
基于TMS320DM6446 為核心處理器的數字視頻系統已經實現并且功能強大,性能穩(wěn)定,擴展性強,功耗低,能很好的加速數字視頻創(chuàng)新。本文的創(chuàng)新點:1.基于TI 強大的達芬奇處理器(雙核)能夠實現H.264 等復雜的編解碼。2.利用TI 專門針對達芬奇供電的電源管理芯片TPS65023 為其供電,很好的解決干擾、EMI/EMC 的問題而且還能達到功耗低的效果。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯系該專欄作者,如若文章內容侵犯您的權益,請及時聯系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數據產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數據產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯合牽頭組建的NVI技術創(chuàng)新聯盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現場 NVI技術創(chuàng)新聯...

關鍵字: VI 傳輸協議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉