當前位置:首頁 > 電源 > 電源電路
[導(dǎo)讀]1 引言隨著存儲技術(shù)的不斷進步,F(xiàn)lash Memory的存儲容量越來越大,讀寫數(shù)度越來越快。性能價格比越來越高。但是,NAND Flash本身存在缺點,歸納起來有兩點:讀寫控制時序復(fù)

1 引言

隨著存儲技術(shù)的不斷進步,F(xiàn)lash Memory的存儲容量越來越大,讀寫數(shù)度越來越快。性能價格比越來越高。但是,NAND Flash本身存在缺點,歸納起來有兩點:讀寫控制時序復(fù)雜和位交換(o、1反轉(zhuǎn))問題。NAND Flash器件能夠復(fù)用指令、地址和數(shù)據(jù)總線,從而節(jié)省了引腳數(shù)量,但引腳不僅承擔(dān)著數(shù)據(jù)總線的功能,還承擔(dān)著地址及指令總線的功能,所以造成接口控制時序復(fù)雜。位反轉(zhuǎn)的問題更多見于NAND Flash,NAND Flash的供應(yīng)商建議使用NAND Flash的同時使用EDC/ECC校驗算法。

本文實現(xiàn)的NAND Flash控制器放置在CPU和NANF Flash器件之間,實現(xiàn)了NAND Flash的無粘接接口,可以大大簡化CPU對NAND Flash的操作時序,提高CPU的使用效率。ECC功能可以保證存儲數(shù)據(jù)的準確性,ECC模塊和主控模塊相對獨立,在不需要ECC功能的時候,只需不使能ECC模塊,方便靈活。

2 控制接口電路的功能特性

整個控制接121電路分為兩大功能模塊:第一個功能模塊為主控制器模塊,該模塊簡化NAND Flash的接口時序,可以為NAND Flash設(shè)計一個無粘接接口(Glueless Inter一face),從而使得對NAND Flash操作的時序復(fù)雜程度大大降低,使得NAND Flash接口映射為一個類似于SRAM的無粘結(jié)接口。第二個功能模塊是ECC模塊,該模塊對512個字節(jié)能糾正單比特錯誤和檢測雙比特錯誤,但對單比特以上的錯誤無法糾正。對兩比特以E的錯誤不保證能檢測。

兩個功能模塊相對獨立,ECC功能模塊位于主控制器模塊與NAND Flash芯片之間,可以選擇工作與不工作,主控制器模塊的所有命令都會通過ECC模塊傳給NANDFlash芯片。當令ECC模塊不工作時。ECC模塊就相當于連接主控制器模塊與NAND Flash芯片的導(dǎo)線;當ECC模塊工作時。只會在豐控制器模塊的操作中加入一些步驟,并不會打亂主控制器模塊的操作時序。

3 主控制器

3.1寄存器和緩存配置

主控制器的外部接口類似于SRAM的,然而SRAM只有讀和寫兩種主要操作。而NAND Flash除r頁編程與讀操作之外還有ID讀取、重置、塊擦除和狀態(tài)讀取等操作,在不改變接口的情況下只能采用與NAND Flash類似的寫控制字的方式。主控制器有16字節(jié)寄存器組,可以從I/O總線上讀取指令和地址。指令寄存器采用存儲器映射(Memory Mapped Register)的編址方式,也就是說,寄存器的地址統(tǒng)一編入內(nèi)存空間,從0xFF0到OxFFA。

3.2主控制器的實現(xiàn)

主控制器的結(jié)構(gòu)框圖見圖1。下面分別討論時鐘控制模塊和狀態(tài)控制模塊的設(shè)計實現(xiàn)。

 

基于FPGA的NAND Flash控制接口電路設(shè)計

 

(1)時鐘控制模塊。對于這種讀寫使能都是低電平有效的芯片,采用占空比為1:1的時鐘進行讀寫操作對提高數(shù)據(jù)的存取速度并不劃算。比如,進行讀取操作時,RE_L至少要保證低電平35ns才能保證數(shù)據(jù)被正確讀取,RE_L上升為高電平后只要保證數(shù)據(jù)再被保持10ns的時間就行,這樣加上5ns的余量,時鐘周期至少也要為80ns。為r保證數(shù)據(jù)能夠被正確讀取,并盡量提高讀取速度,我們采用16.7MHz即周期為60ns,占空比為1:2的時鐘。這種情況下,低電平持續(xù)時間為40ns,35ns數(shù)據(jù)確信被讀取后,仍有5ns的余量,高電平有20ns時間,也很充裕,既保證了數(shù)據(jù)的正確讀取。又充分發(fā)揮了器件的性能。

(2)狀態(tài)控制模塊。如圖2所示,主控制器執(zhí)行可控制

NAND Flash進行重置、塊擦除、頁讀取、查錯、讀ID。頁編程和狀態(tài)讀取指令的操作,不支持對NAND Flash的隨機讀寫操作。當?shù)刂份斎霝?xFFA時,指令寄存器中的命令字就會被讀取,確定下一步要執(zhí)行的指令,然后轉(zhuǎn)移到相應(yīng)的狀態(tài)。

 

基于FPGA的NAND Flash控制接口電路設(shè)計

 

4 ECC模塊

NAND Flash器件都受位交換現(xiàn)象的困擾,在某些情況下一個比特位會發(fā)生反轉(zhuǎn)。本節(jié)論述了專用校驗算法ECC(Error Correcon Code,簡稱ECC的設(shè)計實現(xiàn)過程。ECC模塊被置于NAND Flash器件和主控制器之間,ECC模塊從主控制器接收各種信號,不需要工作時直接將收到的信號傳給NAND Flash。需要工作時截取主控制器的控制信號,加七自己的操作后再傳給NAND Flash。ECC模塊結(jié)構(gòu)見圖3。

 

基于FPGA的NAND Flash控制接口電路設(shè)計

 

(1)校驗碼生成模塊。ECC校驗碼生成模塊有96比特(12字節(jié))的運算寄存器供運算時暫存數(shù)據(jù),分成四組每組三字節(jié)的寄存器,這些寄存器保存著奇偶校驗值(也就是各位的異或值),每當數(shù)據(jù)送人時這些寄存器的值就更新一次。這些奇偶校驗標志的計算基于每字節(jié)數(shù)據(jù)的順序位置及數(shù)據(jù)本身。

(2)糾錯模塊。當NAND Flash進行讀操作時,讀出的數(shù)據(jù)將會被ECC碼生成模塊重新計算ECC碼。當主控制器讀完一頁的所有2 010字節(jié)數(shù)據(jù)后,ECC模塊開始讀取事先寫入的FffX2校驗碼,這些校驗碼按字節(jié)移人查錯模塊的移位寄存器中。當3字節(jié)校驗碼移入寄存器后,查錯模塊將其與新牛成的ECC碼做異或運算并確定錯誤類型及位置,同時將錯誤信息存入一個14位的寄存器中。

(3)狀態(tài)控制模塊。ECC模塊的狀態(tài)控制部分控制整個ECC模塊的工作時序,見圖4,同時根據(jù)當前的狀態(tài)信息輸出狀態(tài)信號。對于讀操作,計算一次ECC碼需要512字節(jié),因此每次至少要讀出512字節(jié)的數(shù)據(jù)。為簡單起見,我們只對N趟蛔Flash進行整頁的讀操作,總線上傳輸前2 048字節(jié)數(shù)據(jù)時,ECC模塊計算ECC碼,傳后12字節(jié)數(shù)據(jù)時,ECC模塊將其存下,待數(shù)據(jù)傳輸完畢后進行校驗,將存下的E(℃碼與計算出的ECC碼進行按位異或,確定數(shù)據(jù)的正確性。對于寫操作,與讀操作類似,寫操作也要以整頁為單位進行。數(shù)據(jù)一邊傳入NAND Flash,ECC模塊同時計算ECC碼。當主控制模塊傳人第2 010字節(jié)數(shù)據(jù)后,ECC模塊接管數(shù)據(jù)總線,將自己計算出的ECC碼傳人NAND Flash。對于查錯操作,當主控制器下0x23指令時進入該狀態(tài)。將每頁2 048字節(jié)數(shù)據(jù)共產(chǎn)生的8字節(jié)錯誤信息,包括錯誤的位置及種類傳送給主控制器,對于其它操作指令直接傳給NAND Flash芯片。

 

基于FPGA的NAND Flash控制接口電路設(shè)計

 

5 控制接口電路的驗證

對塊擦除指令、頁讀取指令、頁編程指令、重置指令進行功能仿真。地址0XFFA為指令寄存器,0x6代表塊擦除,0x0代表頁讀取,0x8代表頁編程,0xF代表重置。仿真結(jié)果如圖5~圖8所示。通過和NAND Flash器件要求的時序圖對比可以看出,控制器輸出的信號完全符合器件的要求。

 

基于FPGA的NAND Flash控制接口電路設(shè)計

 

 

基于FPGA的NAND Flash控制接口電路設(shè)計

 

 

基于FPGA的NAND Flash控制接口電路設(shè)計

 

6 結(jié)束語

本文在分析了NAND Flash產(chǎn)品特性的基礎(chǔ)上,給出了NAND Flash控制接口電路的設(shè)計方案和驗證結(jié)果。本文的創(chuàng)新點是采用同步設(shè)計和FSM設(shè)計方法,控制接口電路能夠正確地將以SRAM時序輸入的塊擦除、頁讀取、頁編程、ID讀取、重置、狀態(tài)讀取操作指令轉(zhuǎn)化為NANDFlash器件要求的操作時序,大大簡化了NAND Flash的讀寫控制時序。另外,接口控制電路還能實現(xiàn)ECC功能,具有512個字節(jié)中發(fā)現(xiàn)2比特錯誤、糾正l比特錯誤的檢錯糾錯能力。接口控制電路的各個指令操作功能在Xilinx的Spartarr3 Board上得到了驗證,工作最高頻率達到100MHz。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉