飛思卡爾推出8內(nèi)核QorIQ P4080處理器樣品
隨著具有突破意義的,基于結(jié)構(gòu)的 P4080 器件開始供貨,市場(chǎng)加大對(duì)飛思卡爾QorIQ產(chǎn)品的認(rèn)可
飛思卡爾半導(dǎo)體現(xiàn)已推出 QorIQ 系列旗艦產(chǎn)品 QorIQ P4080多核處理器樣品,而且該公司基于45納米處理技術(shù)的第四款器件已經(jīng)開始供貨,以實(shí)現(xiàn)最佳的性能和功率效率。
市場(chǎng)對(duì)飛思卡爾 QorIQ P4080 產(chǎn)品的接受程度非常好。無(wú)數(shù)最早采用的那批客戶現(xiàn)在已經(jīng)開始將P4080器件用于產(chǎn)品開發(fā),全球的OEM也開始在他們的系統(tǒng)中選用 P4080。飛思卡爾 P4080設(shè)計(jì)在各個(gè)區(qū)域和多個(gè)市場(chǎng)屢獲殊榮,包括路由器、多媒體網(wǎng)關(guān)、軍事/航空以及 3G/4G無(wú)線基礎(chǔ)架構(gòu)應(yīng)用。
先進(jìn)的QorIQ P4080處理器在設(shè)計(jì)上為性能、功效、可擴(kuò)展性和可編程性確立了新標(biāo)準(zhǔn)。飛思卡爾CoreNet 通信架構(gòu)是行業(yè)在多核解決方案上取得的突破。它支持在多個(gè)增強(qiáng)型 Power Architecture 內(nèi)核之間直線擴(kuò)展性能,從而根據(jù)需求增加集成內(nèi)核數(shù)量,以滿足客戶需求。QorIQ P4080通過(guò)數(shù)據(jù)路徑加速度和三級(jí)高速緩存分層結(jié)構(gòu),為系統(tǒng)設(shè)計(jì)人員帶來(lái)出眾的性能。
飛思卡爾副總裁兼網(wǎng)絡(luò)處理器部門總經(jīng)理Brett Butler表示,“ P4080 為嵌入式多核處理確立新的標(biāo)準(zhǔn)。該器件早期在市場(chǎng)上的接受程度顯示出它是十分先進(jìn)的架構(gòu),同時(shí)清楚地證明飛思卡爾進(jìn)一步提高其在網(wǎng)絡(luò)和通信市場(chǎng)領(lǐng)導(dǎo)地位的承諾?!?/FONT>
關(guān)于QorIQ P4080
QorIQ P4080 具有同時(shí)完成控制面板、數(shù)據(jù)面板和應(yīng)用層處理任務(wù)的功能。它是網(wǎng)絡(luò)、電信、工業(yè)、軍事和航空市場(chǎng)諸多應(yīng)用的理想之選,例如交換機(jī)、企業(yè)和服務(wù)提供商路由器、接入和媒體網(wǎng)管、基站控制器、無(wú)線網(wǎng)絡(luò)控制器(RNC)和通用嵌入式計(jì)算機(jī)系統(tǒng)。
QorIQ P4080包括8個(gè)增強(qiáng)型 Power Architecture e500mc 內(nèi)核。每個(gè)內(nèi)核具備一個(gè)專用L2背面高速緩存器,其緩存器大小能實(shí)現(xiàn)最佳性能,并且為大型的前端L3高速緩存器提供接入。該器件一個(gè)明確規(guī)定的特征是提供完全的處理器獨(dú)立,包括引導(dǎo)和重置各個(gè)單獨(dú)的e500mc內(nèi)核的能力。這些內(nèi)核可以作為8個(gè)對(duì)稱多處理器(SMP)內(nèi)核或8個(gè)非對(duì)稱多處理器器(AMP)內(nèi)核工作;或者它們與SMP和AMP組一起,實(shí)現(xiàn)不同獨(dú)立級(jí)別的操作。QorIQ P4080憑借結(jié)構(gòu)上的靈活性,使系統(tǒng)設(shè)計(jì)人員能夠靈活地對(duì)控制、數(shù)據(jù)路徑和應(yīng)用處理進(jìn)行分區(qū)。QorIQ P4080 通過(guò)嵌入式超級(jí)監(jiān)控器實(shí)現(xiàn)最高級(jí)的硬件分區(qū),這能簡(jiǎn)化開發(fā),并以安全、自治的方式實(shí)現(xiàn)多個(gè)單獨(dú)操作系統(tǒng)的運(yùn)行。
通過(guò)數(shù)據(jù)路徑加速架構(gòu) (DPAA)可以提高整體性能。該架構(gòu)同時(shí)具備出色的網(wǎng)絡(luò)性能,并且降低了軟件的復(fù)雜性。加速架構(gòu)與內(nèi)核協(xié)同操作,管理分組路由、安全性、服務(wù)質(zhì)量和深度分組監(jiān)控,從而能夠?qū)?nèi)核解放出來(lái),集中處理增值業(yè)務(wù)和應(yīng)用。 CoreNet架構(gòu)解決了與公共總線/公共存儲(chǔ)器架構(gòu)關(guān)聯(lián)的總線爭(zhēng)奪、瓶頸和延遲問(wèn)題,進(jìn)一步將性能提高。而上面提到的這些問(wèn)題在其他多核方法中則非常普遍。
QorIQ P4080 包括令人印象深刻的系列高速I/O技術(shù),如雙10GB以太網(wǎng)(XAUI)控制器、8個(gè)1Gbps以太網(wǎng)(SGMII)控制器、運(yùn)行速度高達(dá)5GHZ的3個(gè)PCI Express v2.0控制器/端口,以及兩個(gè)運(yùn)行速度高達(dá) 3.125GHz 的 RapidIO? 1.2 串行控制器/端口。
關(guān)于QorIQ通信平臺(tái)
飛思卡爾 QorIQ通信平臺(tái)是飛思卡爾領(lǐng)先的 PowerQUICC?通信處理器的下一代演進(jìn)產(chǎn)品。QorIQ平臺(tái)采用高性能的 Power Architecture內(nèi)核構(gòu)建,將網(wǎng)絡(luò)創(chuàng)新帶入一個(gè)新時(shí)代,這時(shí)每個(gè)連接的可靠性、安全性和服務(wù)質(zhì)量都相互關(guān)聯(lián)。飛思卡爾QorIQ平臺(tái)和路線圖包括5款平臺(tái)(P1、P2、P3、P4 和 P5),包括單、雙和多個(gè)內(nèi)核。無(wú)論消費(fèi)者是準(zhǔn)備現(xiàn)在移植為多核或?qū)?lái)需要智能的移植路徑,都可以擁有合適的可選方案。