純晶圓代工廠上海華虹NEC電子有限公司近日宣布,公司推出了0.5微米CA500C模擬工藝平臺。
在確立了以模擬電路為核心業(yè)務之一的戰(zhàn)略發(fā)展方向后,華虹NEC持續(xù)加強該業(yè)務領域的核心技術能力,以提供更全面、更可靠的工藝平臺,滿足模擬電路市場的發(fā)展需求。目前,0.5微米CA500C工藝的模擬器件開發(fā)已經完成,并且順利通過了工藝驗證。
CA500C延續(xù)了華虹NEC 0.5微米,5V Logic成熟工藝,在Logic部分器件特性維持不變的情況下,針對市場與客戶設計的需求,開發(fā)了豐富的可供模擬電路設計的器件選擇,如多種阻值的高精度高阻值電阻,高密度電容;Deep Nwell,既可用于低噪聲設計,也可支持高放大系數(shù)的NPN器件;還提供了如耗盡型晶體管,Poly fuse,OTP等器件,可以很好的滿足在如開關電路,客戶編程等多種設計需求;提供了多種厚度的頂層金屬布線的選擇,可以滿足客戶在大功率設計以及POC(PAD On Circuit)的應用需求;此外,還提供了包括Noise和Mismatch model在內的完善的精準的器件模型,以及更豐富的PDK,使得客戶設計更加準確與容易實現(xiàn)。
CA500C工藝穩(wěn)定性高,在音頻功放電路,模擬類MCU,電能計量類產品,照明產品,工業(yè)測量ADC產品等廣泛的產品應用領域中可為客戶提供更可靠的芯片制造方案。
除了CA500C工藝外,華虹NEC同時也在CA500CL工藝平臺上開發(fā)Analog器件,以期達到更低閾值的電壓,從而進一步加強公司在模擬電路的技術能力。