應(yīng)對(duì)集成電路小型化挑戰(zhàn) 英飛凌多柵技術(shù)
英飛凌研究人員測(cè)試的65nm電路,包含3,000多只運(yùn)用三維多柵技術(shù)制造的有源晶體管。研究表明,多柵技術(shù)和當(dāng)今的成熟技術(shù)一樣強(qiáng)大,但實(shí)現(xiàn)同樣功能僅需消耗一半能量。在未來(lái)的技術(shù)發(fā)展中,這一優(yōu)勢(shì)肯定會(huì)發(fā)揮越來(lái)越重要的作用。
為了滿足客戶對(duì)更高性能的需求,半導(dǎo)體企業(yè)通常采用的方法是不斷縮小晶體管的尺寸,直至技術(shù)上可行的極限。要生產(chǎn)出搭載集成相機(jī)、高存儲(chǔ)能力超薄MP3播放器的手機(jī),這是到目前唯一可行的方式。然而,集成電路的尺寸越小,靜態(tài)電流(也就是所謂的漏電流)會(huì)越大,從而導(dǎo)致無(wú)必要的功耗。即使處于待機(jī)狀態(tài)且晶體管為“關(guān)閉”的情況下,電子仍然會(huì)從勢(shì)壘耗盡層泄露。勢(shì)壘耗盡層厚度只有幾納米,傳統(tǒng)平面晶體管的單柵只能從表面對(duì)其進(jìn)行控制。
在不斷縮小晶體管尺寸的同時(shí),還要保證每只晶體管的可靠開(kāi)關(guān)并將功耗保持在絕對(duì)最低水平。為此,英飛凌研究人員在全新方向上進(jìn)行了創(chuàng)新——將過(guò)去50年來(lái)一直是扁平型(二維)的標(biāo)準(zhǔn)平面晶體管架構(gòu)改成了三維結(jié)構(gòu)。第三維是成功的關(guān)鍵:全新晶體管的柵電極將勢(shì)壘耗盡層包藏在若干面上(多柵),從而將接觸面積提高了兩倍,以保證晶體管能夠真正被關(guān)斷。
運(yùn)用傳統(tǒng)制造工藝與目前已有材料即可在塊硅或絕緣體上硅(SOI)制造多柵電路,而無(wú)需高成本的材料創(chuàng)新。運(yùn)用三維結(jié)構(gòu)還帶來(lái)了另一大顯著優(yōu)勢(shì):在片上晶體管數(shù)量相同的情況下,每只晶體管所需使用的硅數(shù)量將減少,從而可以節(jié)省材料和成本。
英飛凌將繼續(xù)探索這種全新的制造工藝,預(yù)計(jì)5到6年內(nèi)該制造工藝即可作為基礎(chǔ)工藝投入量產(chǎn)。英飛凌還參加了歐洲研究中心——設(shè)在比利時(shí)魯汶的歐洲跨院校微電子中心(IMEC)——發(fā)起的一個(gè)核心合作伙伴項(xiàng)目,這也有助于該項(xiàng)工藝的商用化。