去年10月, Altera公司在北京宣布了該公司的45nm FPGA的生產計劃。今年5月20日,Altera公司在北京發(fā)布了采用最新工藝制程的FPGA和HardCopy ASIC,并非45nm,而是TSMC今年3月才發(fā)布的40nm工藝。
面對大家的疑問,Altera公司資深市場副總裁Plofsky先生解釋到,去年年底之所以不能公布即將推出的是40nm器件,主要是基于該工藝的保密協(xié)議,但Altera公司將把新的工藝作為競爭優(yōu)勢這一點是非常明確的。其實,從2006年Altera公司就已經和TSMC開始一同開發(fā)40nm器件了。新器件采用了193nm浸沒式光刻、極低K材料和應變硅等前沿技術,此外,專利的冗余技術使得其良率能與65nm工藝相當。
在PLD行業(yè),以前往往都是Xilinx首先采用新的工藝,這次卻是Altera走在了前面。對于這個有趣的變化,Plofsky先生表示,Altera這次之所以決定嘗試40nm,主要因為與TSMC延續(xù)了15年的合作關系讓他們相信采用新40nm工藝的風險是可控的,此外新器件的邏輯架構并沒有改變。
從65nm開始,漏電流的問題就成為了半導體器件采用更高工藝的夢魘。為了解決這個問題,新工藝采用了應變硅技術來平衡性能和功耗。Stratix IV系列采用了專利的可編程功耗技術。這一低功耗技術優(yōu)化邏輯、DSP和存儲器模塊,在設計中需要的地方提高性能,而盡可能降低其他地方的功耗。此外,硬核IP也有效的降低了器件的功耗。
采用40nm工藝的Stratix IV系列有680K邏輯單元 (LE),比Altera的Stratix III 系列高2倍;HardCopy IV ASIC系列在密度上和 Stratix IV 器件等價,具有1330萬邏輯門。這些器件滿足了眾多市場對各種高端應用的需求,例如,無線和有線通信、軍事、廣播和ASIC原型開發(fā)等。Altera 將于2008年第四季度提供Stratix IV器件系列第一個型號的工程樣片。HardCopy IV ASIC將于2009年第三季度開始接受客戶投片。Altera公司的網頁(http://www.altera.com.cn/b/40-nm-devices.html?WT.mc_id=40_ie_al_cn_ht_1_211)提供了更多40nm器件的信息。