當(dāng)前位置:首頁 > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]在過去的5年里,中國的IC設(shè)計(jì)業(yè)迅速發(fā)展,加速跟進(jìn)國際IC設(shè)計(jì)業(yè)步伐。我們注意到,業(yè)界早期重點(diǎn)關(guān)注低功耗設(shè)計(jì)解決方法,目前擴(kuò)展到模擬和數(shù)字混合信號(hào)設(shè)計(jì)集成方法,同時(shí)進(jìn)一步關(guān)注20nm以及小于20nm先進(jìn)節(jié)點(diǎn)的高性能

在過去的5年里,中國的IC設(shè)計(jì)業(yè)迅速發(fā)展,加速跟進(jìn)國際IC設(shè)計(jì)業(yè)步伐。我們注意到,業(yè)界早期重點(diǎn)關(guān)注低功耗設(shè)計(jì)解決方法,目前擴(kuò)展到模擬和數(shù)字混合信號(hào)設(shè)計(jì)集成方法,同時(shí)進(jìn)一步關(guān)注20nm以及小于20nm先進(jìn)節(jié)點(diǎn)的高性能IC設(shè)計(jì)與FinFET、3D IC相關(guān)的先進(jìn)技術(shù)。Cadence也持續(xù)關(guān)注中國電子產(chǎn)品市場的發(fā)展,致力于完善EDA工具,為業(yè)界提供從系統(tǒng)設(shè)計(jì)驗(yàn)證、芯片實(shí)現(xiàn)到三維封裝以及PCB板級(jí)的一整套方案。今年6月,Cadence與TSMC合作生產(chǎn)出第一顆3D IC實(shí)驗(yàn)芯片。10月份Cadence與IBM合作,基于IBM 14nm并使用IBM的FinFET工藝技術(shù)設(shè)計(jì)實(shí)現(xiàn)了第一顆ARM Cortex-M0處理器。

同時(shí),Cadence也在持續(xù)不斷地鞏固、開發(fā)和擴(kuò)展并提供涵蓋數(shù)字、模擬、混合信號(hào)的完整的設(shè)計(jì)方案,包括從電路快速仿真、加速仿真、全芯片中的數(shù)模模塊建模方法等。而隨著先進(jìn)工藝20nm時(shí)代的到來,Cadence在以ADE為主的條件下,將繼續(xù)推廣“模擬設(shè)計(jì)約束”的新方法以減小設(shè)計(jì)失誤;繼續(xù)加強(qiáng)PDK的功能以提高設(shè)計(jì)效率;繼續(xù)提供DFM的制造和設(shè)計(jì)工具以增加產(chǎn)品額度。目前,Cadence以QRC、PVS和DFM為主的若干工具已經(jīng)經(jīng)過產(chǎn)品驗(yàn)證并成為代工廠20nm設(shè)計(jì)的首選。

此外,隨著越來越多SoC芯片設(shè)計(jì)的需要,更多IP模塊的集成,設(shè)計(jì)者需要解決3個(gè)重要問題:一是系統(tǒng)化的仿真和驗(yàn)證方案,二是軟硬件協(xié)同加速仿真和驗(yàn)證方案,三是這種先進(jìn)的仿真和驗(yàn)證方案能使得設(shè)計(jì)在早期發(fā)現(xiàn)問題、解決問題,保障設(shè)計(jì)盡快收斂,并進(jìn)入物理設(shè)計(jì)階段。Cadence在成熟軟硬件同步仿真和驗(yàn)證系統(tǒng)工具的基礎(chǔ)上,近年來已經(jīng)開發(fā)出系統(tǒng)開發(fā)套件(SDS),提供用于早期系統(tǒng)軟件開發(fā)的虛擬系統(tǒng)開發(fā)平臺(tái)(VSP)、SoC設(shè)計(jì)硬件驗(yàn)證平臺(tái)(IVP)、軟硬件系統(tǒng)驗(yàn)證平臺(tái)(VCP)和軟硬件系統(tǒng)確認(rèn)平臺(tái)(RPP)的完整套件。

盡管中國IC設(shè)計(jì)業(yè)發(fā)展較快,但有不少產(chǎn)品重復(fù),欠缺原創(chuàng)性,從而導(dǎo)致更多地購買IP來進(jìn)行集成。由于歷史發(fā)展的原因,國內(nèi)企業(yè)的大多工程師是“跳躍式”地進(jìn)入了先進(jìn)設(shè)計(jì)的行業(yè)和復(fù)雜的技術(shù)隊(duì)伍中,在短期工程實(shí)踐過程中,缺失了很多基礎(chǔ)練習(xí)和精煉提高的機(jī)會(huì)。好在近年來更多先進(jìn)工藝的發(fā)展和設(shè)計(jì)的引進(jìn),給予了工程師提高的機(jī)會(huì)和檢驗(yàn)的平臺(tái)。工程師要在與工藝相關(guān)的基礎(chǔ)半導(dǎo)體和物理知識(shí)方面加強(qiáng)學(xué)習(xí)實(shí)踐,開發(fā)20nm工藝以下的設(shè)計(jì)庫和設(shè)計(jì)方法,解決GHz的時(shí)序和時(shí)鐘設(shè)計(jì)問題,在從系統(tǒng)到芯片的設(shè)計(jì)全過程降低功耗和面積。企業(yè)需要規(guī)劃要求,工程師需要專業(yè)提高,從而在設(shè)計(jì)細(xì)節(jié)和提升性能方面做得更好。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動(dòng)力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉