當前位置:首頁 > 工業(yè)控制 > 電子設計自動化
[導讀]楷登電子近日正式公布其與臺灣積體電路制造股份有限公司(TSMC)全新12nm FinFET緊湊型(12FFC)工藝技術開發(fā)的合作內容

楷登電子近日正式公布其與臺灣積體電路制造股份有限公司(TSMC)全新12nm FinFET緊湊型(12FFC)工藝技術開發(fā)的合作內容。憑借Cadence® 數字與Signoff解決方案、定制/模擬電路仿真解決方案及IP,系統(tǒng)級芯片(SoC)設計師可以利用12FFC工藝開發(fā)正在快速發(fā)展的中端移動和高端消費電子應用。上述應用對PPA性能(功耗、性能和面積)的要求更高,為此,Cadence正與12FFC工藝的早期客戶開展緊密合作。

Cadence數字與簽核及定制/模擬電路仿真工具已獲得TSMC為12FFC工藝設立的新版設計規(guī)則手冊(DRM)認證,支持TSMC的全新12FFC工藝技術;流程設計工具包(PDK)也已發(fā)布,供客戶下載。此外,Cadence專門開發(fā)設計庫特征化工具流程,并為已經采納12FFC工藝的客戶開發(fā)全新IP。

12FFC數字簽核與定制/模擬電路仿真工具認證

已獲得12FFC工藝認證的Cadence數字與Signoff,以及定制/模擬電路仿真工具包括:

· Innovus™ 設計實現系統(tǒng):符合TSMC 12FFC設計需求,包括布圖規(guī)劃、利用色彩/pin訪問/變更感知集成的時序收斂實現布局和布線,以及時鐘樹和功耗優(yōu)化;提高生產力,縮短周轉時間。

· Quantus™ QRC提取解決方案:所有12FFC建模特征皆符合TSMC的精度要求,對標代工黃金標準(Foundry Golden),支持多重曝光,并內置3D提取功能。

· Tempus™ 時序簽核解決方案:支持延遲和信號完整性效應的集成高級工藝計算;支持靜態(tài)時序分析(STA);包括低電壓應用在內,皆符合TSMC嚴苛的精度標準。

· Voltus™ IC電源完整性解決方案:單元級電源完整性工具。全面支持電遷移和電壓降(EM/IR)設計規(guī)則和要求的同時,高精度實現全芯片SoC電源簽核。

· Voltus-Fi定制化電源完整性解決方案:SPICE級的精確工具。全面支持電遷移和電壓降(EM/IR)的設計規(guī)則和要求,實現晶體管級仿真、存儲及定制化數字IP模塊的分析與簽核。

· Virtuoso® 定制化IC先進節(jié)點平臺:支持從設計實施到驗證的創(chuàng)新流程,提高生產力;集成電氣與物理設計檢查,并符合TSMC認證Cadence簽核平臺的相關標準。

· Spectre® 仿真平臺:包括Spectre電路仿真工具、Spectre并行加速仿真工具(APS)、Spectre eXtensive 分區(qū)仿真工具(XPS),完全支持具有自發(fā)熱和可靠性效應的先進節(jié)點設備模型,快速精準的實現電路仿真。

· 物理驗證系統(tǒng):采用多項先進技術和工作規(guī)則,支持設計規(guī)則檢查(DRC)、電路布局驗證(LVS)、先進金屬填充、良率評估、壓敏檢查及實時設計簽核。

· 光刻電氣分析器:支持版圖依賴效應(LDE)感知再仿真、版圖分析、匹配約束檢查、LDE貢獻報告;并可以依據部分版圖生成固定方案,加速12FFC模擬設計收斂。

Cadence數字與簽核工具支持12FFC工藝所需的增強布圖規(guī)劃、布局、布線及提取功能。Cadence定制/模擬電路仿真工具提供豐富的底層支持與功能,助設計師獲得遠高于傳統(tǒng)工藝的生產力,精準的快速實現12FFC設計驗證,同時確保高性能及高可靠性。

12FFC設計庫參數描述工具流程

Cadence Virtuoso Liberate™ 參數特征化解決方案和 Virtuoso Variety™ 統(tǒng)計參數描述解決方案也獲得TSMC批準,將為包括高級時序、噪聲和功耗模型在內的7nm工藝提供Liberty內容庫。憑借創(chuàng)新的自由變量形式(LVF)描述方法,上述解決方案可以實現工藝變更簽核;并創(chuàng)建電遷移(EM)模型,實現EM信號優(yōu)化及簽核。

面向12FFC的 IP合作

過去數年,Cadence與采用16FF+ 與16FFC工藝的核心客戶緊密合作,并于今日開始與12FFC客戶展開合作,開發(fā)面向智能手機、平板電腦及其他高端消費電子應用的下一代應用處理器。目前,Cadence正將其旗艦產品LPDDR4 PHY遷移至12FFC工藝節(jié)點,目標傳輸速度4266Mbps,助客戶充分發(fā)揮12FFC工藝的優(yōu)勢。同時,Cadence已經完成面向12FFC的LPDDR控制器IP開發(fā)。憑借更高速的處理器和全新的緊湊型標準單元庫,采用12FFC工藝的客戶將得以進一步縮小芯片尺寸,大幅降低設備功耗。

“我們的客戶希望使用最高質量的設計工具、IP和工藝技術,而且非常重視工具的靈活性,以實現每個SoC項目的具體目標。” Cadence公司全球副總裁兼數字與簽核事業(yè)部、系統(tǒng)與驗證事業(yè)部總經理Anirudh Devgan博士表示, “除了高性能和節(jié)約成本,TSMC的全新12FFC可以助客戶充分發(fā)揮FinFET工藝的優(yōu)勢。我們與TSMC合作開發(fā)了豐富的工具和IP,共同客戶將使用熟悉的工具和流程,在各自領域大展身手。”

“12FFC工藝是介于16nm和7nm工藝之間的另一種理想選擇,提升了客戶在打造面積與功耗敏感應用時的靈活性。” TSMC設計架構市場部資深總監(jiān)Suk Lee表示。 “得益于和Cadence的長期合作,我們及時推出了針對全新12FFC工藝的強大工具、流程和IP。”

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯系該專欄作者,如若文章內容侵犯您的權益,請及時聯系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數據產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數據產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯合牽頭組建的NVI技術創(chuàng)新聯盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現場 NVI技術創(chuàng)新聯...

關鍵字: VI 傳輸協議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉