當前位置:首頁 > 電源 > 功率器件
[導讀]目前,電源工程師面臨的一個主要難題是,隨著功能的日益增多,商用電子產品的尺寸不斷縮小,留給電源電路的空間越來越少。解決這個難題的辦法之一是充分利用在MOSFET技術和封裝上的進步。通過在更小尺寸的封裝內采用

目前,電源工程師面臨的一個主要難題是,隨著功能的日益增多,商用電子產品的尺寸不斷縮小,留給電源電路的空間越來越少。解決這個難題的辦法之一是充分利用在MOSFET技術和封裝上的進步。通過在更小尺寸的封裝內采用更高性能的MOSFET,業(yè)內的一個趨勢是從SO-8等標準引線封裝向帶有底面漏極焊盤的功率封裝轉變。對于大電流應用,常用的是功率6mm x 5mm封裝,例如PowerPAK® SO-8。但對于電流較小的應用,發(fā)展趨勢是向PowerPAK 1212-8這樣的3mm x 3mm功率封裝轉變。 在這類封裝中,RDS(on) 已經足夠低,使得這類芯片可以廣泛用于筆記本電腦中的10A DC-DC應用。

  雖然3mm x 3mm功率封裝已經使DC-DC電路使用的空間大幅減少,還是有機會能夠把所用的空間再減少一點,以及提高功率密度。實現這個目的的辦法之一是用組合了兩個器件的封裝替代分立的單片MOSFET。SO-8雙芯片功率MOSFET已經使用了很長時間,但是通常只能處理5A以下的負載電流,這對上網本和筆記本電腦中的5V和3.3V電源軌是完全沒問題的,但對負載電流為10A或更高的系統(tǒng)來說顯然是太低了。

  這就是為什么制造商努力設計MOSFET的雙芯片功率封裝的原因,因為這樣就能大大提高可能的最大電流,而且熱性能也比傳統(tǒng)的表面貼裝封裝要好。利用這種功率封裝的基本原理,把兩片分開的芯片裝進一個封裝,這種器件就能減少電源電路所需的面積。

  PowerPAIR就是這樣的一種封裝類型,這種封裝的外形尺寸比單片功率6 x 5封裝 (PowerPAK SO-8)小,最大電流可以達到15A。在筆記本電腦中,一般象這么大的負載電流都會采用兩個功率6 x 5封裝,算上導線和打標簽的面積,以及兩個器件的位置擺放,占用的面積超過60mm2。這種雙芯片功率封裝的尺寸是6.0mm x 3.7mm ,在電路板上占用的面積為22mm2。能把電路板空間減少63%對電源工程師是很有幫助的,因為他們給電源電路設計的空間是越來越少了。用傳統(tǒng)的SO-8雙芯片功率型封裝,是沒法取得這么大的好處的。

  與兩個6 x 5功率封裝或兩個SO-8封裝相比,這種器件不但能節(jié)省空間,而且能簡化設計,比兩個3 x 3功率封裝還能再節(jié)省點空間。雙芯片功率封裝很容易用一個器件替換兩個3x3封裝,甚至還能在PCB上再省出布線和打標示的空間,如圖1所示。因此對5A~15A的DC-DC應用,用這種器件是很合理的設計步驟,也是提高功率密度的方式之一 。
 [!--empirenews.page--]PowerPAIR雙芯片功率封裝使用了一種類似DC-DC降壓轉換器的非對稱結構,使優(yōu)化的高邊和低邊器件占用相同的封裝。如圖2所示,低邊 MOSFET的導通電阻比高邊 MOSFET的低,這會導致焊盤區(qū)的大小不一致。

  

  圖 2

  事實上,低邊MOSFET的導通電阻是器件的關鍵特性。即使封裝尺寸變小了,還是有可能在最高4.5V電壓下把RDS(on) 降到5mΩ以下。這有助于提高在最大負載條件下的效率,還能讓器件工作起來的溫度更低,即便尺寸很小。。

  這種器件的另一個好處是布線。從圖2中可以看到,封裝的引腳使其能很容易地集成進降壓轉換器設計方案中。更特殊之處在于,器件的輸入是在一側,輸出在另一側。引腳2和3與DC-DC電路的VIN相對應,是高邊MOSFET的漏極。小焊盤也是高邊元器件的漏極焊盤。較大的焊盤是電路的開關節(jié)點的焊盤更大,在這個地方,高邊MOSFET的源極合低邊MOSFET的漏極在內部連到器件上。這個節(jié)點會連到電感器。最后,接地是引腳4和5,是低邊MOSFET的源極。引腳1和6 分別連到高邊和低邊MOSFET的柵極。這種布線很簡單,而且減少了用兩個器件時發(fā)生布線錯誤的幾率。把多個器件組合在一起時需要額外的PCB走線,這種布線還能減少與此種PCB走線相關的寄生電感:

  改用較小外形尺寸雙芯片功率封裝的最后一個好處是能夠實現的效率可以幫助提高功率密度。器件安裝在單相降壓轉換器評估板上,條件如下。

  VIN = 12 V, VOUT = 1.05 V, VDRIVE = 5.0V, fsw = 300 kHz, IOUT max. = 15 A

  效率是在整個功率范圍內測量的。在15A電流下,效率是87%,器件的外殼溫度恰好低于70 °C。峰值效率高于91.5 %。這樣的性能有助于在醫(yī)療系統(tǒng)中減少功率損耗,節(jié)約能量,而且還能實現小外形尺寸的設計。

  

  圖 3

  采用6.0mm x 3.7mm外形尺寸的雙芯片不對稱功率封裝是MOSFET封裝技術上的重大進步。這種封裝使工程師能夠改善電源的性能,縮小體積,以及簡化設計,同時實現現在的消費電子產品所要求的高效率或性能。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯系該專欄作者,如若文章內容侵犯您的權益,請及時聯系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數據產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數據產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯合牽頭組建的NVI技術創(chuàng)新聯盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現場 NVI技術創(chuàng)新聯...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉