當前位置:首頁 > 電源 > 功率器件
[導讀]  DC/DC開關控制器的MOSFET選擇是一個復雜的過程。僅僅考慮MOSFET的額定電壓和電流并不足以選擇到合適的MOSFET。要想讓MOSFET維持在規(guī)定范圍以內(nèi),必須在低柵極電荷和低導

  DC/DC開關控制器的MOSFET選擇是一個復雜的過程。僅僅考慮MOSFET的額定電壓和電流并不足以選擇到合適的MOSFET。要想讓MOSFET維持在規(guī)定范圍以內(nèi),必須在低柵極電荷和低導通電阻之間取得平衡。在多負載電源系統(tǒng)中,這種情況會變得更加復雜。

  DC/DC開關電源因其高效率而廣泛應用于現(xiàn)代許多電子系統(tǒng)中。例如,同時擁有一個高側FET和低側FET的降壓同步開關穩(wěn)壓器,如圖1所示。這兩個FET會根據(jù)控制器設置的占空比進行開關操作,旨在達到理想的輸出電壓。降壓穩(wěn)壓器的占空比方程式如下:

  圖1:降壓同步開關穩(wěn)壓器原理圖

  FET可能會集成到與控制器一樣的同一塊芯片中,從而實現(xiàn)一種最為簡單的解決方案。但為了提供高電流能力及(或)達到更高效率,F(xiàn)ET需要始終為控制器的外部元件,這樣可以實現(xiàn)最大散熱能力,因為它讓FET物理隔離于控制器,并且擁有最大的FET選擇靈活性。缺點是FET選擇過程更加復雜,原因是要考慮的因素有很多。

  一個常見問題是“為什么不讓這種10AFET也用于我的10A設計呢?”答案是這種10A額定電流并非適用于所有設計。選擇FET時需要考慮的因素包括額定電壓、環(huán)境溫度、開關頻率、控制器驅動能力和散熱組件面積。關鍵問題是,如果功耗過高且散熱不足,則FET可能會過熱起火。用戶可以利用封裝/散熱組件ThetaJA或者熱敏電阻、FET功耗和環(huán)境溫度估算某個FET的結溫,具體方法如下:

  其他損耗形成的原因還包括輸出寄生電容、門損耗,以及低側FET空載時間期間導電帶來的體二極管損耗,但在本文中將主要討論AC和DC損耗。

  圖2中高亮部分顯示了這種情況。根據(jù)公式4,降低這種損耗的一種方法是縮短開關的升時間和降時間。

  圖2:AC損耗圖

  通過選擇一個更低柵極電荷的FET,可以達到這個目標。另一個因數(shù)是開關頻率。開關頻率越高,圖3所示升降過渡區(qū)域所花費的開關時間百分比就越大。

  圖3:開關頻率對AC損耗的影響

  因此,更高頻率就意味著更大的AC開關損耗。所以,降低AC損耗的另一種方法便是降低開關頻率,但這要求更大且通常也更昂貴的電感來確保峰值開關電流不超出規(guī)范。

  開關處在導通狀態(tài)下出現(xiàn)DC損耗,其原因是FET的導通電阻。這是一種十分簡單的I2R損耗形成機制,如圖4所示。但是,導通電阻會隨FET結溫而變化,這便使得這種情況更加復雜。

  圖4:DC損耗圖

  所以,使用公式3、4和5準確計算導通電阻時,就必須使用迭代方法,并要考慮到FET的溫升。降低DC損耗最簡單的一種方法是選擇一個低導通電阻的FET。另外,DC損耗大小同F(xiàn)ET的百分比導通時間成正比例關系,其為高側FET控制器占空比加上1減去低側FET占空比,如前所述。由圖5可以知道,更長的導通時間就意味著更大的DC開關損耗,因此,可以通過減小導通時間/FET占空比來降低DC損耗。例如,如果使用了一個中間DC電壓軌,并且可以修改輸入電壓的情況下,設計人員或許就可以修改占空比。

  盡管選擇一個低柵極電荷和低導通電阻的FET是一種簡單的解決方案,但是需要在這兩種參數(shù)之間做一些折中和平衡,如圖6所示。低柵極電荷通常意味著更小的柵極面積/更少的并聯(lián)晶體管,以及由此帶來的高導通電阻。另一方面,使用更大/更多并聯(lián)晶體管一般會導致低導通電阻,從而產(chǎn)生更多的柵極電荷。這意味著,F(xiàn)ET選擇必須平衡這兩種相互沖突的規(guī)范。另外,還必須考慮成本因素。

  圖6:可有效平衡這兩種參數(shù)的一些新上市FET的導通電阻和柵極電荷對比圖

  低占空比設計意味著高輸入電壓,對這些設計而言,高側FET大多時候均為關斷,因此DC損耗較低。但是,高FET電壓帶來高AC損耗,所以可以選擇低柵極電荷的FET,即使導通電阻較高。低側FET大多數(shù)時候均為導通狀態(tài),但是AC損耗卻最小。這是因為,導通/關斷期間低側FET的電壓因FET體二極管而非常地低。因此,需要選擇一個低導通電阻的FET,并且柵極電荷可以很高。圖7顯示了上述情況。

  圖7:低占空比設計的高側和低側FET功耗

  如果降低輸入電壓,則可以得到一個高占空比設計,其高側FET大多數(shù)時候均為導通狀態(tài),如圖8所示。這種情況下,DC損耗較高,要求低導通電阻。根據(jù)不同的輸入電壓,AC損耗可能并不像低側FET時那樣重要,但還是沒有低側FET那樣低。因此,仍然要求適當?shù)牡蜄艠O電荷。這要求在低導通電阻和低柵極電荷之間做出妥協(xié)。就低側FET而言,導通時間最短,且AC損耗較低,因此可以按照價格或者體積而非導通電阻和柵極電荷原則,選擇正確的FET。

  圖8:高占空比設計的高側和低側FET功耗

  假設一個負載點(POL)穩(wěn)壓器可以規(guī)定某個中間電壓軌的額定輸入電壓,那么最佳解決方案是什么呢,是高輸入電壓/低占空比,還是低輸入電壓/高占空比呢?在TI的WEBENCH電源設計師中創(chuàng)建一個設計,并以此作為例子。使用不同輸入電壓對占空比進行調(diào)制,同時查看FET功耗情況。圖9中,高側FET反應曲線圖表明,占空比從25%~40%時AC損耗明顯降低,而DC損耗卻線性增加。因此,35%左右的占空比,應為選擇電容和導通電阻平衡FET的理想值。不斷降低輸入電壓并提高占空比,可以得到最低的AC損耗和最高的DC損耗,就此而言,可以使用一個低導通電阻的FET,并折中選擇高柵極電荷。

  圖9:高側FET損耗與占空比的關系

  如圖10所示,控制器占空比由低升高時DC損耗線性降低(低側FET導通時間更短),高控制器占空比時損耗最小。整個電路板的AC損耗都很低,因此任何情況下都應選擇使用低導通電阻的FET。

  圖10:低側FET損耗與控制器占空比的關系

  圖11顯示了我們將高側和低側損耗組合到一起時總效率的變化情況。可以看到,這種情況下,高占空比時組合FET損耗最低,并且效率最高。效率從94.5%升高至96.5%。不幸的是,為了獲得低輸入電壓,必須降低中間電壓軌電源的電壓,使其占空比增加,原因是它通過一個固定輸入電源供電。因此,這樣可能會抵消在POL獲得的部分或者全部增益。另一種方法是不使用中間軌,而是直接從輸入電源到POL穩(wěn)壓器,目的是降低穩(wěn)壓器數(shù)。這時,占空比較低,必須小心地選擇FET。

  圖11:總損耗與效率和占空比的關系

  在有多個輸出電壓和電流要求的電源系統(tǒng)中,情況會更加復雜??梢岳肳EBENCH電源設計師工具,讓這類系統(tǒng)的折中選擇過程可視化。這種工具讓用戶可以看到使用不同中間軌電壓的各種情景,對比不同POL穩(wěn)壓器占空比的效率、成本和體積。圖12顯示了一個系統(tǒng),其輸入電壓為28V,共有8個負載,4個不同電壓,范圍為3.3~1.25V。共有3種對比方法:1)無中間軌,直接通過輸入電源提供28V電壓,以實現(xiàn)POL穩(wěn)壓器的低占空比;2)使用12V中間軌,POL穩(wěn)壓器中等占空比;3)使用5V中間軌,高POL穩(wěn)壓器占空比。

  圖12:表明輸入、中間軌、負載點(POL)電源和負載的電源系統(tǒng)

  圖13和表1顯示了對比結果。這種情況下,無中間軌電源的構架實現(xiàn)了最低成本,12V中間軌電壓的構架獲得了最高效率,而5V中間軌電壓構架則實現(xiàn)了最小體積。因此,我們可以看到,對于這種大型系統(tǒng)而言,單POL電源情況下所看到的這些參數(shù)均沒有明顯的趨向。這是因為,使用多個穩(wěn)壓器時,除中間軌穩(wěn)壓器本身以外,每個穩(wěn)壓器都有其不同的負載電流和電壓要求,而這些需求可能會相互沖突。研究這種情況的最佳方法是使用如WEBENCH電源設計師等工具,對不同的選項進行評估。

  圖13:WEBENCH電源設計曲線圖

  表1:中間軌電壓對電源系統(tǒng)效率、體積和成本的影響

  總之,F(xiàn)ET選擇是一項復雜的工作,但如果選擇正確,可以實現(xiàn)低成本、高效率的電源系統(tǒng)。諸如WEBENCH電源設計等工具可以幫助用戶可視化地對比不同的方法,做出折中、平衡的選擇,從而快速地獲得理想設計。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉