摘要:為了解決上電復位電路的可靠,性和功耗之間的矛盾,給出了一種新型低功耗上電復位電路的設計方法。該方法基于0.5μmCMOS工藝模型,并采用Hspice仿真工具進行模擬仿真。結果顯示:其典型條件下的電源電流消耗僅為2.8/μA;在電源慢速上電情況下,上拉電壓典型值為0.682V,下拉電壓典型值為2.057V;在電源電壓瞬間上電(10ns內)情況下,其復位脈寬典型值為0.95μS;而通過對電源電壓進行正向和反向DC掃描,所得到的滯回電壓典型值為150mV。該電路可以成功應用于電源IC的設計中。
上電復位(POR)的任務之一是確保電源剛被打開時,處理器從一個已知的地址開始運行。為此,POR邏輯輸出在處理器電源剛被打開時將處理器鎖定在復位態(tài)。POR的第二個任務是,在以
嵌入式系統(tǒng)的應用領域越來越廣泛,干擾或者惡劣環(huán)境常影響嵌入式系統(tǒng)運行的穩(wěn)定性和可靠性。Reset是維護系統(tǒng)穩(wěn)定的一個關鍵因素,正確地設計復位電路,巧妙地應用復位操作,能使整個系統(tǒng)更可靠、穩(wěn)定地運行。本文結合實際項目經(jīng)驗分析Reset的相關應用與設計,展示Reset對系統(tǒng)穩(wěn)定性的重要性。