摘要: 傳統(tǒng)圖像采集處理系統(tǒng)多以計算機(jī)為平臺, 其圖像處理速度不高, 且體積龐大、功耗大。為克服這些缺點, 介紹了一種成本低、結(jié)構(gòu)簡單、體積小、功耗低的圖像采集處理系統(tǒng)。以TI 公司的T MS320VC5509A 為核心器
摘要:介紹一種基于FPGA的網(wǎng)絡(luò)圖像采集處理系統(tǒng)設(shè)計,該系統(tǒng)采用單片F(xiàn)PGA,實現(xiàn)了圖像的采集、壓縮和網(wǎng)絡(luò)傳輸功能,具有體積小,集成度高,算法升級靈活方便的特點。詳述了模塊的圖像采集邏輯、RAM控制邏輯、壓縮算法
基于FPGA的網(wǎng)絡(luò)圖像采集處理系統(tǒng)設(shè)計
RCK = CLK OUT ( 1)OE = CE2+ AOE ( 2)RE = CE2+ ARE ( 3)式中: RCK 為FIFO 的讀時鐘信號引腳; CLKOUT 為DSP 輸出時鐘; / OE 為FIFO 的輸出使能信號; / AOE 為EMIF 接口的輸出使能信號; /RE 為FIFO 的
RCK = CLK OUT ( 1)OE = CE2+ AOE ( 2)RE = CE2+ ARE ( 3)式中: RCK 為FIFO 的讀時鐘信號引腳; CLKOUT 為DSP 輸出時鐘; / OE 為FIFO 的輸出使能信號; / AOE 為EMIF 接口的輸出使能信號; /RE 為FIFO 的
在進(jìn)行圖像采集過程中,重點需要解決采集系統(tǒng)的實時性問題。而這里選用的多線陣CCD拼接圖像的采集方法勢必導(dǎo)致在低級算法階段會產(chǎn)生極大的數(shù)據(jù)流,應(yīng)用一個高速的嵌入式處理模塊則能很好地完成圖像處理的低級算法部分。在此分析了玻璃缺陷采集處理系統(tǒng)的工作過程,對系統(tǒng)內(nèi)存控制做了詳細(xì)的描述,并在FPGA內(nèi)實現(xiàn)了圖像的低級處理,從而使計算機(jī)從低級處理的大量數(shù)據(jù)中解脫出來。
在進(jìn)行圖像采集過程中,重點需要解決采集系統(tǒng)的實時性問題。而這里選用的多線陣CCD拼接圖像的采集方法勢必導(dǎo)致在低級算法階段會產(chǎn)生極大的數(shù)據(jù)流,應(yīng)用一個高速的嵌入式處理模塊則能很好地完成圖像處理的低級算法部分。在此分析了玻璃缺陷采集處理系統(tǒng)的工作過程,對系統(tǒng)內(nèi)存控制做了詳細(xì)的描述,并在FPGA內(nèi)實現(xiàn)了圖像的低級處理,從而使計算機(jī)從低級處理的大量數(shù)據(jù)中解脫出來。
采用TI公司的TMS320C6713,通過地址譯碼和總線隔離,直接將數(shù)字圖像傳感器芯片OV7620接入;利用EDMA獨立傳送的特點,在不增加DSP軟件開銷和對總線占用的情況下,實現(xiàn)視頻圖像的實時采集和處理。
采用TI公司的TMS320C6713,通過地址譯碼和總線隔離,直接將數(shù)字圖像傳感器芯片OV7620接入;利用EDMA獨立傳送的特點,在不增加DSP軟件開銷和對總線占用的情況下,實現(xiàn)視頻圖像的實時采集和處理。
本文介紹使用該系列中的ADSP-TS201S芯片實現(xiàn)一個圖像采集處理系統(tǒng)的設(shè)計方案。
本文介紹使用該系列中的ADSP-TS201S芯片實現(xiàn)一個圖像采集處理系統(tǒng)的設(shè)計方案。