并行

我要報錯
  • 高可靠并行星載計算機軟件容錯技術(shù)研究

    摘 要:高可靠是計算機系統(tǒng)的目標(biāo),容錯技術(shù)則是提高計算機可靠性最有效的途徑。文章通過理論與實踐的結(jié)合,分析 了并行星載計算機軟件的容錯技術(shù),指出了高可靠并行星載計算機軟件技術(shù)目前的發(fā)展情況和其將面臨的挑戰(zhàn)。

  • AT89S51的并行I/O口

    AT89S51單片機共有4個雙向的8位并行I/O口,分別記為PO、Pl、P2和P3,其中輸出鎖存器屬于特殊功能寄存器。端口的每一位均由輸出鎖存器、輸出驅(qū)動器和輸入緩沖器組成,這4個端口除了按字節(jié)輸入/輸出外,還可以按位尋址,便于位控功能的實現(xiàn)。

  • 串行、并行接口SRAM的區(qū)別對比

    外置SRAM通常配有一個并行接口??紤]到大多數(shù)基于SRAM的應(yīng)用的存儲器要求,選擇并行接口并不令人驚訝。對于已經(jīng)(和仍在)使用SRAM的高性能(主要是緩存)應(yīng)用而言,與串行接口相比,并行接口擁有明顯優(yōu)勢。但這種情況似乎即將改變。

  • 應(yīng)用于并行ADC性能擴展的一種比特滑動流水模數(shù)轉(zhuǎn)換方法

    1 引言 隨著現(xiàn)代通信領(lǐng)域中技術(shù)發(fā)展的突飛猛進(jìn),整機系統(tǒng)對模數(shù)轉(zhuǎn)換提出了更高的要求。例如軟件無線電系統(tǒng),其中的關(guān)鍵問題就是模數(shù)轉(zhuǎn)換電路的高速(即高轉(zhuǎn)換速率或高采樣

  • 基于FPGA的并行DSP芯片實時圖像編碼平臺

    圖像壓縮技術(shù)在現(xiàn)代生活中的地位越來越重要,隨著現(xiàn)在的DSP處理數(shù)據(jù)速度的提高,對傳統(tǒng)的圖像壓縮而言,單片DSP即可達(dá)到很好的效果。但由于信息量的增長,尤其是高清晰度等概念的提出,系統(tǒng)的處理數(shù)據(jù)能力也需要提高,尤其是要求實時圖像壓縮編碼時,單片DSP無法勝任這樣的工作,即使是專用芯片也無法達(dá)到相應(yīng)的要求。近十年來DSP技術(shù)飛速發(fā)展,在DSP主頻得到重大突破的同時,其并行技術(shù)和外部通信技術(shù)也得到了很大的提高?,F(xiàn)在各大DSP 廠商所生產(chǎn)的DSP都在數(shù)據(jù)級和指令級上實現(xiàn)了不同的并行技術(shù),如TI公司的TMS320

  • 基于FPGA的串并集合排序在雷達(dá)系統(tǒng)中的應(yīng)用

    在雷達(dá)抗干擾處理以及空時二維處理過程中數(shù)據(jù)排序?qū)⒈夭豢擅?,在傳統(tǒng)的DSP、CPU等常規(guī)軟件排序已經(jīng)不能夠滿足雷達(dá)系統(tǒng)實時性要求,使用 FPGA排序的趨勢將勢不可當(dāng)。FPGA由于具有較高的并行處理能力,目前已成為雷達(dá)陣列信號處理中的主流處理器件。

  • 嵌入式ARM多核處理器并行化方法

    目前,嵌入式多核處理器已經(jīng)在嵌入式設(shè)備領(lǐng)域得到廣泛運用,但嵌人式系統(tǒng)軟件開發(fā)技術(shù)還停留在傳統(tǒng)單核模式,并沒有充分發(fā)揮多核處理器的性能。程序并行化優(yōu)化目前在PC平臺上有一定運用,但在嵌入式平臺上還很少,另