摘要 針對高階FIR抽取濾波器直接型結(jié)構(gòu)和多相濾波結(jié)構(gòu)中存在乘法器資源使用較多,導(dǎo)致實(shí)際系統(tǒng)實(shí)現(xiàn)困難的問題,提出了一種適合FPGA實(shí)現(xiàn)的高效多相結(jié)構(gòu)。該結(jié)構(gòu)采用分時復(fù)用技術(shù),通過提高FPGA工作時鐘頻率,對降采樣
摘 要:為了改善級聯(lián)積分梳狀(CIC)濾波器通帶不平和阻帶衰減不足的缺點(diǎn),給出一種改進(jìn)型CIC濾波器。該濾波器在采用 COSINE濾波器提高阻帶特性的基礎(chǔ)上,級聯(lián)了一個SINE濾波器,補(bǔ)償了其通帶衰減。硬件實(shí)現(xiàn)時,采用新
本文提出了多級CIC抽取濾波器結(jié)構(gòu)不僅能夠?qū)崿F(xiàn)更寬輸入信號的任意速率的抽取,并且對帶外信號的衰減也更大。
本文提出了多級CIC抽取濾波器結(jié)構(gòu)不僅能夠?qū)崿F(xiàn)更寬輸入信號的任意速率的抽取,并且對帶外信號的衰減也更大。
摘要:采用基于分布式算法思想的方法來設(shè)計FIR濾波器,利用FDAt001設(shè)計系統(tǒng)參數(shù),計算濾波器系數(shù),同時為了要滿足系統(tǒng)要求考慮系數(shù)的位數(shù)。根據(jù)FIR數(shù)字濾波器結(jié)構(gòu),對FIR數(shù)字濾波器的FPGA實(shí)現(xiàn)方法進(jìn)行分析。 關(guān)鍵詞
摘要:采用基于分布式算法思想的方法來設(shè)計FIR濾波器,利用FDAt001設(shè)計系統(tǒng)參數(shù),計算濾波器系數(shù),同時為了要滿足系統(tǒng)要求考慮系數(shù)的位數(shù)。根據(jù)FIR數(shù)字濾波器結(jié)構(gòu),對FIR數(shù)字濾波器的FPGA實(shí)現(xiàn)方法進(jìn)行分析。 關(guān)鍵詞
介紹XC2V1000型現(xiàn)場可編程門陣列(FPGA)的主要特性和FIR抽取濾波器的工作原理,重點(diǎn)闡述用XC2V1000實(shí)現(xiàn)FIR抽取濾波器的方法,并給出仿真波形和設(shè)計特點(diǎn)。
介紹XC2V1000型現(xiàn)場可編程門陣列(FPGA)的主要特性和FIR抽取濾波器的工作原理,重點(diǎn)闡述用XC2V1000實(shí)現(xiàn)FIR抽取濾波器的方法,并給出仿真波形和設(shè)計特點(diǎn)。
本文介紹了FIR抽取濾波器的工作原理,重點(diǎn)闡述了用XC2V1000實(shí)現(xiàn)FIR抽取濾波器的方法,并給出了仿真波形和設(shè)計特點(diǎn)。