個(gè)人認(rèn)為, 嵌入式編程最難的兩部分就是interrupt和MM(memory manage),有些人可能感覺不到,那是因?yàn)樘鄶?shù)情況下芯片制造商都幫你寫好了,但是如果你本身就在為芯片制造
在早期的數(shù)字電子技術(shù)時(shí)代,能夠?qū)崿F(xiàn)的卓越架構(gòu)以及這種架構(gòu)所帶來的優(yōu)勢可以應(yīng)用于幾乎所有可預(yù)見的多代制造工藝節(jié)點(diǎn)。但現(xiàn)在芯片制造的復(fù)雜性和變化是如此之大,以致于一些優(yōu)秀的想法和技術(shù)如果不經(jīng)過徹底的改造就
“大-小(Big-little)核”這種架構(gòu)出自處理器授權(quán)商ARM有限公司(英國劍橋),是指成對(duì)使用針對(duì)性能優(yōu)化過的處理器內(nèi)核和針對(duì)低功耗待機(jī)優(yōu)化過的處理器內(nèi)核。它能幫助應(yīng)用軟件在兩個(gè)內(nèi)核之間切換,從而在設(shè)備
網(wǎng)絡(luò)化運(yùn)動(dòng)控制是未來運(yùn)動(dòng)控制的發(fā)展趨勢,隨著高速加工技術(shù)的發(fā)展,對(duì)網(wǎng)絡(luò)節(jié)點(diǎn)間的時(shí)間同步精度提出了更高的要求。如造紙機(jī)械,運(yùn)行速度為1 500~1 800m/min,同步運(yùn)行的電機(jī)之間1μs的時(shí)間同步誤差將造成30 μ
IBM近日表示,該公司位于美國紐約州約克城高地(Yorktown Heights)的IBM TJ沃森研究中心科學(xué)家們已在碳納米芯片研究方面取得重大進(jìn)展。科學(xué)家們將碳納米管安裝到一塊硅片上,以創(chuàng)造出一塊有1萬個(gè)晶體管工作的混合芯片
你可以用PC的并行端口和少量的外接部件來構(gòu)成一個(gè)功能強(qiáng)大和使用方便的任意波形發(fā)生器。使用Visual Basic程序與圖1所示電路,只要輸入相應(yīng)的波形特征方程,就可以產(chǎn)生任何波形(例如,正弦波、三角波、調(diào)幅波、調(diào)頻波
對(duì)于大部分單片機(jī)系統(tǒng),由于單片機(jī)的運(yùn)行速度很快,液晶拼接屏幕單片機(jī)在工作的過程中有大量的空閑等待時(shí)間。在某些情況下,系統(tǒng)的等待時(shí)間甚至可以達(dá)到總工作時(shí)間的95%以上。在等待過程中,單片機(jī)不作任何工作,只是
對(duì)于大部分單片機(jī)系統(tǒng),由于單片機(jī)的運(yùn)行速度很快,液晶拼接屏幕單片機(jī)在工作的過程中有大量的空閑等待時(shí)間。在某些情況下,系統(tǒng)的等待時(shí)間甚至可以達(dá)到總工作時(shí)間的95%以上。在等待過程中,單片機(jī)不作任何工作,只是
隨著集成電路技術(shù)和工藝的飛速發(fā)展,真正單片化的單片機(jī)已經(jīng)成為主流產(chǎn)品。它的絕在部分資源都在單片機(jī)芯片內(nèi)部;過去需要用外部擴(kuò)展器件才能實(shí)現(xiàn)的功能,如 ROM、RAM、A/D、D/A、數(shù)字量I/O、顯示驅(qū)動(dòng)等功能,現(xiàn)在在單
隨著集成電路技術(shù)和工藝的飛速發(fā)展,真正單片化的單片機(jī)已經(jīng)成為主流產(chǎn)品。它的絕在部分資源都在單片機(jī)芯片內(nèi)部;過去需要用外部擴(kuò)展器件才能實(shí)現(xiàn)的功能,如 ROM、RAM、A/D、D/A、數(shù)字量I/O、顯示驅(qū)動(dòng)等功能,現(xiàn)在在單
本文結(jié)合MSP430系列微處理器,詳細(xì)論述了通過控制改變MCU的時(shí)鐘頻率來降低功耗的設(shè)計(jì)方法?! ? 功耗產(chǎn)生的原因 在CMOS電路中,功耗損失主要包括靜態(tài)功耗損失和動(dòng)態(tài)功耗損失兩部分。其中靜態(tài)功耗主要是由反偏PN結(jié)
LD082是一種國產(chǎn)的全集復(fù)音電子琴集成電路,它可以輸出一個(gè)八度音程內(nèi)的13個(gè)音名.這些音名采用數(shù)字分頻方法得到,所以音階關(guān)系很準(zhǔn),且不受電源電壓及時(shí)鐘頻率的影響.
電子設(shè)備中嵌入式微型控制器的使用不斷增加,加上世界能源危機(jī),將迫使電子工程師關(guān)注這些設(shè)備中目前被忽略的節(jié)能特征。 歷史透視 早在1976年就推出了新計(jì)算機(jī)Cray 1。當(dāng)時(shí)它具有在80MHz時(shí)鐘頻率條件下達(dá)到160MIPs的
基于FPGA的時(shí)鐘頻率同步設(shè)計(jì)與應(yīng)用
一種FPGA能耗優(yōu)化的方法設(shè)計(jì)
本文結(jié)合MSP430系列微處理器,詳細(xì)論述了通過控制改變MCU的時(shí)鐘頻率來降低功耗的設(shè)計(jì)方法?! ? 功耗產(chǎn)生的原因 在CMOS電路中,功耗損失主要包括靜態(tài)功耗損失和動(dòng)態(tài)功耗損失兩部分。其中靜態(tài)功耗主要是由反偏PN結(jié)
4月2日消息,據(jù)國外媒體報(bào)道稱,AMD的六核羿龍IIX6臺(tái)式機(jī)處理器的詳情顯然已經(jīng)泄露到互聯(lián)網(wǎng)上,使用戶能夠在發(fā)售前提前了解這款處理器的規(guī)格。 在上個(gè)月的德國漢諾威國際信息及通信技術(shù)博覽會(huì)上公布了發(fā)售一系列六核
FPGA的時(shí)鐘頻率同步設(shè)計(jì)
處理器知識(shí)產(chǎn)權(quán)許可商ARM Holdings plc已經(jīng)成功開發(fā)出雙內(nèi)核Cortex-A9處理器設(shè)計(jì)(被稱為Osprey)的兩個(gè)實(shí)現(xiàn)。 Osprey是40nm硬宏處理器,能夠達(dá)到2GHz的時(shí)鐘頻率,是ARM公司開發(fā)的最高性能內(nèi)核之一。該設(shè)計(jì)看起來非常類