電源系統(tǒng)設(shè)計(jì)師必需克服的一大障礙是設(shè)法降低高功率服務(wù)器的功耗水平,因?yàn)樗鼈冊(cè)谶@些模式中仍然將從交流電源插座或后備電池系統(tǒng)吸收電流。所以,人們?nèi)找鎻?qiáng)烈地要求功率轉(zhuǎn)換IC在其被置于待機(jī)或停機(jī)模式中時(shí)提供較低
上電循環(huán)測(cè)試非常重要,因?yàn)樗鼫y(cè)試的是用戶環(huán)境。設(shè)計(jì)不良的系統(tǒng)板或芯片會(huì)造成上電循環(huán)測(cè)試失敗。此外,對(duì)系統(tǒng)板工作臺(tái)測(cè)試時(shí),上電循環(huán)測(cè)試的設(shè)置可能需要采用沉重而昂貴的商用電源。當(dāng)你需要同時(shí)測(cè)試多塊系統(tǒng)板時(shí)
針對(duì)SDH傳輸系統(tǒng)板間通信傳統(tǒng)設(shè)計(jì)方法的不足,介紹一種采用HDLC協(xié)議進(jìn)行設(shè)計(jì)的新方法.并在MPC852T型嵌入式微處理器上得以實(shí)現(xiàn)。