隨著現代電子技術和飛行技術的發(fā)展,對雷達的作用距離、分辨能力、測量精度和單值性等性能指標提出越來越高的要求,因此雷達信號形式的選擇和信號處理的方式起著重要作用。在脈沖壓縮技術中,雷達所使用的發(fā)射信號波
脈沖壓縮技術是指對雷達發(fā)射的寬脈沖信號進行調制(如線性調頻、非線性調頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖的實現過程。脈沖壓縮有效地解決了雷達作用距離與距離分辨率之間的矛
摘要:為實現線性調頻信號的數字脈沖壓縮,設計一個FPGA硬件平臺,并著重提出一種基于FPGA IP核的脈沖壓縮設計方法。針對脈沖壓縮進行了理論分析和Matlab仿真,設計完成后對系統軟、硬件進行了全面測試,并根據實測數
摘要:為實現線性調頻信號的數字脈沖壓縮,設計一個FPGA硬件平臺,并著重提出一種基于FPGA IP核的脈沖壓縮設計方法。針對脈沖壓縮進行了理論分析和Matlab仿真,設計完成后對系統軟、硬件進行了全面測試,并根據實測數
摘要:為解決雷達作用距離和距離分辨力的問題,分析了線性調頻脈沖壓縮的原理及工程實現方法,并利用Matlab軟件對加權前后的線性調頻信號脈沖壓縮波形進行對比。簡述了分布式(DA)算法的基本原理,給出一種基于FPGA分
近日,美國加州大學圣地亞哥分校電氣工程師研制出一種小型片上光脈沖,這將代替銅線在計算機內的芯片間傳輸信息,是邁向光互連的重要一步。該大學的工程師還開發(fā)了首個硅芯片上的超壓縮、低功耗脈沖壓縮器。這種小型
脈沖壓縮技術是指對雷達發(fā)射的寬脈沖信號進行調制(如線性調頻、非線性調頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖的實現過程。脈沖壓縮有效地解決了雷達作用距離與距離分辨率之間的矛
基于FPGA的雷達數字脈沖壓縮技術
針對采用線性調頻信號的寬帶雷達系統,完成單通道高速數據采集和數字脈沖壓縮系統的工程實現。系統使用ADS5500完成14位、60 MSPS的數據采集,使用FPGA實現1 024點的數字脈沖壓縮。脈沖壓縮模塊采用快速傅里葉變換IP核進行設計,可以在脈沖壓縮的不同階段對其進行復用,分別完成FFT和IFFT運算,從而使硬件規(guī)模大大減少。系統采用塊浮點數據格式以提高動態(tài)范圍,同時減小截斷(或舍入)誤差對輸出信噪比的影響。
針對采用線性調頻信號的寬帶雷達系統,完成單通道高速數據采集和數字脈沖壓縮系統的工程實現。系統使用ADS5500完成14位、60 MSPS的數據采集,使用FPGA實現1 024點的數字脈沖壓縮。脈沖壓縮模塊采用快速傅里葉變換IP核進行設計,可以在脈沖壓縮的不同階段對其進行復用,分別完成FFT和IFFT運算,從而使硬件規(guī)模大大減少。系統采用塊浮點數據格式以提高動態(tài)范圍,同時減小截斷(或舍入)誤差對輸出信噪比的影響。
線性調頻信號具有拋物線式的非線性相位譜,能夠獲得較大的時寬帶寬積;與其它脈壓信號相比,很容易用數字技術產生,且技術上比較成熟;所用的匹配濾波器對回波信號的多卜勒頻移不敏感,因而可以用一個匹配濾波器處
線性調頻信號具有拋物線式的非線性相位譜,能夠獲得較大的時寬帶寬積;與其它脈壓信號相比,很容易用數字技術產生,且技術上比較成熟;所用的匹配濾波器對回波信號的多卜勒頻移不敏感,因而可以用一個匹配濾波器處
合成孔徑雷達成像算法中較為成熟和應用廣泛的算法主要有距離-多普勒(R-D)算法和線性調頻變標(CS)算法。R-D算法復雜度相對較低,運算比較簡單,雖然其成像質量并不高,但是相比對穩(wěn)定性、存儲空間、功耗與實時性
引 言 隨著現代技術的發(fā)展,對雷達的作用距離、分辨率和測量精度等性能指標提出了越來越高的要求。為了增加雷達系統的檢測能力,要求增大雷達發(fā)射的平均功率。在峰值功率受限時,要求發(fā)射脈沖盡量寬,而為了提
1 引言 隨著現代武器與航天技術的發(fā)展,要求雷達應具有高精度、遠距離、高分辨力等性能。簡單矩形脈沖雷達存在雷達探測能力與距離分辨力之間的矛盾。為解決這一矛盾,大多數現代雷達采用脈沖壓縮技術,調制信號
O 引 言 脈沖壓縮技術是指雷達發(fā)射出寬脈沖信號,在接收端,回波寬脈沖信號通過處理后得到窄脈沖的實現過程。它有效地解決了雷達的作用距離和距離分辨力之間的矛盾,可以在不損失雷達威力的前提下提高雷達的距離
基于ADSP—TS2O2的高性能字脈沖壓縮實現
脈沖壓縮技術是指對雷達發(fā)射的寬脈沖信號進行調制(如線性調頻、非線性調頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖的實現過程。
脈沖壓縮技術是指對雷達發(fā)射的寬脈沖信號進行調制(如線性調頻、非線性調頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖的實現過程。