摘要:本文對H.264 解碼芯片中的濾波部分所需的數(shù)據(jù)、數(shù)據(jù)的存取及芯片中所用到的存儲器做了深入的分析,同時涉及到DRAM 及SRAM 的設(shè)計,并支持宏塊級幀場自適應(yīng)。為了實現(xiàn)H.264 解碼芯片中的數(shù)據(jù)的快速存取,本文提
摘要:對標(biāo)準(zhǔn)的視頻編解碼標(biāo)準(zhǔn)(如H.264和AVS標(biāo)準(zhǔn))的核心技術(shù)進(jìn)行了分析,提出一種基于TI公司的OMAP3530處理器平臺的通用視頻解碼方案。該方案充分利用了OMAP3530的硬件結(jié)構(gòu)特點,特別是2D/3D圖形圖像加速器的特點,
摘要:對標(biāo)準(zhǔn)的視頻編解碼標(biāo)準(zhǔn)(如H.264和AVS標(biāo)準(zhǔn))的核心技術(shù)進(jìn)行了分析,提出一種基于TI公司的OMAP3530處理器平臺的通用視頻解碼方案。該方案充分利用了OMAP3530的硬件結(jié)構(gòu)特點,特別是2D/3D圖形圖像加速器的特點,
OMAP3平臺移動多媒體的視頻解碼方案
OMAP3平臺移動多媒體的視頻解碼方案
OMAP3平臺移動多媒體的視頻解碼方案
隨著便攜式多媒體終端需求量迅速增加,在視頻解碼等方面對芯片低功耗的要求也越來越高。因此,只有將模擬視頻信號轉(zhuǎn)換成為符合ITU-R BT.656標(biāo)準(zhǔn)的數(shù)字信號,才可方便地利用FPGA或者DSP甚至PC機(jī)來進(jìn)行信號處理。本模塊就是利用TI公司的超低功耗TVP5150芯片對視頻信號A/D解碼,由單片機(jī)通過I2C總線控制,預(yù)留地址數(shù)據(jù)等接口,作為模塊驗證以及后續(xù)數(shù)字信號處理之用。
隨著便攜式多媒體終端需求量迅速增加,在視頻解碼等方面對芯片低功耗的要求也越來越高。因此,只有將模擬視頻信號轉(zhuǎn)換成為符合ITU-R BT.656標(biāo)準(zhǔn)的數(shù)字信號,才可方便地利用FPGA或者DSP甚至PC機(jī)來進(jìn)行信號處理。本模塊就是利用TI公司的超低功耗TVP5150芯片對視頻信號A/D解碼,由單片機(jī)通過I2C總線控制,預(yù)留地址數(shù)據(jù)等接口,作為模塊驗證以及后續(xù)數(shù)字信號處理之用。
一種基于視頻解碼芯片與CPLD的實時圖像采集系統(tǒng),采用視頻解碼芯片SAA7114H進(jìn)行A/D轉(zhuǎn)換,在CPLD芯片XC95216的邏輯控制下通過乒乓緩存技術(shù)進(jìn)行數(shù)據(jù)存儲。
一種基于視頻解碼芯片與CPLD的實時圖像采集系統(tǒng),采用視頻解碼芯片SAA7114H進(jìn)行A/D轉(zhuǎn)換,在CPLD芯片XC95216的邏輯控制下通過乒乓緩存技術(shù)進(jìn)行數(shù)據(jù)存儲。
一種基于視頻解碼芯片與CPLD的實時圖像采集系統(tǒng),采用視頻解碼芯片SAA7114H進(jìn)行A/D轉(zhuǎn)換,在CPLD芯片XC95216的邏輯控制下通過乒乓緩存技術(shù)進(jìn)行數(shù)據(jù)存儲。
展訊通信有限公司(以下簡稱“展訊”)發(fā)布其研制成功的新款 AVS 音視頻解碼核芯片 -- 展訊 SV6100 型芯片。
展訊通信有限公司(以下簡稱“展訊”)發(fā)布其研制成功的新款 AVS 音視頻解碼核芯片 -- 展訊 SV6100 型芯片。
2007年8月27日,中國上海 -- 作為中國領(lǐng)先的無線基帶芯片供應(yīng)商之一,展訊通信有限公司(NASDAQ: SPRD; 以下簡稱“展訊”)今日宣布推出世界首顆商用AVS音視頻解碼芯片 -- 展訊新產(chǎn)品SV6111型音視頻解碼芯