為了解決基于DSP視頻監(jiān)控系統(tǒng)的數(shù)據(jù)采集問題,本系統(tǒng)采用了視頻專用解碼A/D芯片和復雜可編程邏輯器件CPLD進行控制和接口設計,有效地實現(xiàn)視頻信號的采集與讀取的高速并行性,提高了電路的可靠性高,簡化了電路設計過程,使整個系統(tǒng)的設計增加柔韌性。
為了解決基于DSP視頻監(jiān)控系統(tǒng)的數(shù)據(jù)采集問題,本系統(tǒng)采用了視頻專用解碼A/D芯片和復雜可編程邏輯器件CPLD進行控制和接口設計,有效地實現(xiàn)視頻信號的采集與讀取的高速并行性,提高了電路的可靠性高,簡化了電路設計過程,使整個系統(tǒng)的設計增加柔韌性。
我們設計的視頻采集系統(tǒng)是基于Intel x86平臺和實時操作系統(tǒng)VxWorks,由視頻采集卡和驅動程序兩部分組成。
基于VxWorks的視頻采集系統(tǒng)的設計與實現(xiàn)
基于VxWorks的視頻采集系統(tǒng)的設計與實現(xiàn)