620)this.width=620;\" onclick=\"window.open(this.src)\" style=\"cursor:pointer\" alt=\"點(diǎn)擊看大圖\" border=\"0\" />
采用CMOS技術(shù)提供頻率參考源比采用傳統(tǒng)頻率發(fā)生方法有更多的優(yōu)點(diǎn)。而最近發(fā)布的CMOS時(shí)鐘發(fā)生器主要是針對(duì)有線應(yīng)用設(shè)計(jì)的,可以在高頻率下工作、尺寸小和易于集成的優(yōu)點(diǎn)使其能夠非常容易地?cái)U(kuò)展到更加廣泛的無(wú)線應(yīng)用中。在有些應(yīng)用中,CMOS振蕩器可以為那些要求嚴(yán)格的產(chǎn)品改善性能;而在另外一些應(yīng)用中,通過(guò)它們就能夠設(shè)計(jì)出全新的無(wú)線產(chǎn)品且避免使用非半導(dǎo)體器件。
波形:
介紹分頻鎖相頻率合成技術(shù)。通過(guò)對(duì)鎖相環(huán)工作過(guò)程及相位噪聲等的基本原理的分析,采用PLL技術(shù)成功設(shè)計(jì)了1.8 GHz鎖相頻率源。
頻率合成器是一種高性能的信號(hào)發(fā)生器,本文描述了作者設(shè)計(jì)的低相位噪聲寬頻帶的信號(hào)發(fā)生器,并選擇性的分析了一下相位噪聲,解釋了降低鎖相環(huán)相位噪聲的∑-△技術(shù)。
數(shù)字鎖相式頻率合成器的基本原理是:應(yīng)用數(shù)字邏輯電路把VCO頻率一次或多次分頻至鑒相器頻率上,再與參考頻率在鑒相電路中比較,所產(chǎn)生的誤差信號(hào)用來(lái)控制VCO頻率,使之鎖定在參考頻率的穩(wěn)定度上。上述原理如圖1所示。