Turbo 碼。它巧妙地將兩個簡單分量碼通過偽隨機交織器并行級聯(lián)來構(gòu)造具有偽隨機特性的長碼,并通過在兩個軟入/軟出(SISO)譯碼器之間進行多次迭代實現(xiàn)了偽隨機譯碼。他的性能遠遠超過了其他的編碼方式,得到了廣泛的關(guān)
摘要:為了降低嚴重的時間彌散影響,提出了一種Turbo信道編碼方案引入超寬帶系統(tǒng)中,分析和仿真了在不同無線室內(nèi)環(huán)境下基于Turbo編碼的超寬帶系統(tǒng)的誤比特率性能。無線室內(nèi)環(huán)境是由IEEE802.15.3a提出的修正的SV信道
Turbo碼雖然具有優(yōu)異的譯碼性能,但是由于其譯碼復(fù)雜度高,譯碼延時大等問題,嚴重制約了Turbo碼在高速通信系統(tǒng)中的應(yīng)用。因此,如何設(shè)計一個簡單有效的譯碼器是目前Turbo碼實用化研究的重點。本文主要介紹了短幀Turbo譯碼器的FPGA實現(xiàn),并對相關(guān)參數(shù)和譯碼結(jié)構(gòu)進行了描述。
短幀Turbo譯碼器的FPGA實現(xiàn)
Turbo 碼。它巧妙地將兩個簡單分量碼通過偽隨機交織器并行級聯(lián)來構(gòu)造具有偽隨機特性的長碼,并通過在兩個軟入/軟出(SISO)譯碼器之間進行多次迭代實現(xiàn)了偽隨機譯碼。他的性能遠遠超過了其他的編碼方式,得到了廣泛的關(guān)
給出了低復(fù)雜度和低延遲的Turbo碼編譯碼的FPGA實現(xiàn)方案,方案中分量碼譯碼算法采用Max-Log-Map算法?;谔岢龅脑O(shè)計方案,在Xilinx的FPGA芯片上實現(xiàn)了幀長在64~1024之間可變的短幀長Turbo編譯碼模塊。仿真和測試結(jié)果表明,該模塊的誤碼率性能優(yōu)良、譯碼延時較小、數(shù)據(jù)吞吐量大,可用于低信噪比條件下突發(fā)數(shù)據(jù)通信中的差錯控制。
本文基于TMS320C6000系列DSP芯片討論了Max-Log-MAP算法的實現(xiàn)與優(yōu)化。
本文基于TMS320C6000系列DSP芯片討論了Max-Log-MAP算法的實現(xiàn)與優(yōu)化。