阻抗板的定義是:一種好的疊層結(jié)構(gòu)就能夠起到對(duì)印制電路板特性阻抗的控制,其走線可形成易控制和可預(yù)測(cè)的傳輸線結(jié)構(gòu)叫做阻抗板。
據(jù)信號(hào)的傳輸理論,信號(hào)是時(shí)間、距離變量的函數(shù),因此信號(hào)在連線上的每一部分都有可能變化。因此確定連線的交流阻抗,即電壓的變化和電流的變化之比為傳輸線的特性阻抗(Characteristic Impedance):傳輸線的特性阻抗只與信號(hào)連線本身的特性相關(guān)。在實(shí)際電路中,導(dǎo)線本身電阻值小于系統(tǒng)的分布阻抗,尤其是高頻電路中,特性阻抗主要取決于連線的單位分布電容和單位分布電感帶來(lái)的分布阻抗。理想傳輸線的特性阻抗只取決于連線的單位分布電容和單位分布電感。
信號(hào)的上升沿時(shí)間和信號(hào)傳輸?shù)浇邮斩怂钑r(shí)間的比例關(guān)系,決定了信號(hào)連線是否被看作是傳輸線。具體的比例關(guān)系由下面的公式可以說(shuō)明:如果PCB板上導(dǎo)線連線長(zhǎng)度大于l/b就可以將信號(hào)之間的連接導(dǎo)線看作是傳輸線。由信號(hào)等效阻抗計(jì)算公式可知,傳輸線的阻抗可以用下面的公式表示:在高頻(幾十兆赫到幾百兆赫)情況下滿足wL>>R(當(dāng)然在信號(hào)頻率大于109Hz的范圍內(nèi),則考慮到信號(hào)的集膚效應(yīng),需要仔細(xì)地研究這種關(guān)系)。那么對(duì)于確定的傳輸線而言,其特性阻抗為一個(gè)常數(shù)。信號(hào)的反射現(xiàn)象就是因?yàn)樾盘?hào)的驅(qū)動(dòng)端和傳輸線的特性阻抗以及接收端的阻抗不一致所造成的。對(duì)于CMOS電路而言,信號(hào)的驅(qū)動(dòng)端的輸出阻抗比較小,為幾十歐。而接收端的輸入阻抗就比較大。
印制電路板上導(dǎo)線的特性阻抗是電路設(shè)計(jì)的一個(gè)重要指標(biāo),特別是在高頻電路的PCB設(shè)計(jì)中,必須考慮導(dǎo)線的特性阻抗和器件或信號(hào)所要求的特性阻抗是否一致,是否匹配。因此,在PCB設(shè)計(jì)的可靠性設(shè)計(jì)中有兩個(gè)概念是必須注意的。
線路板中的導(dǎo)體中會(huì)有各種信號(hào)傳遞,當(dāng)為提高其傳輸速率而必須提高其頻率,線路本身若因蝕刻、疊層厚度、導(dǎo)線寬度等因素不同,將會(huì)造成阻抗值得變化,使其信號(hào)失真。故在高速線路板上的導(dǎo)體,其阻抗值應(yīng)控制在某一范圍之內(nèi),稱為“阻抗控制”。影響PCB走線的阻抗的因素主要有銅線的寬度、銅線的厚度、介質(zhì)的介電常數(shù)、介質(zhì)的厚度、焊盤(pán)的厚度、地線的路徑、走線周邊的走線等。所以在設(shè)計(jì)PCB時(shí)一定要對(duì)板上走線的阻抗進(jìn)行控制,才能盡可能避免信號(hào)的反射以及其他電磁干擾和信號(hào)完整性問(wèn)題,保證PCB板的實(shí)際使用的穩(wěn)定性。PCB板上微帶線和帶狀線阻抗的計(jì)算方法可參照相應(yīng)的經(jīng)驗(yàn)公式。
在線路板中,若有信號(hào)傳送時(shí),希望由電源的發(fā)出端起,在能量損失最小的情形下,能順利的傳送到接受端,而且接受端將其完全吸收而不作任何反射。要達(dá)到這種傳輸,線路中的阻抗必須和發(fā)出端內(nèi)部的阻抗相等才行稱為“阻抗匹配”。在設(shè)計(jì)高速PCB電路時(shí),阻抗匹配是設(shè)計(jì)的要素之一。而阻抗值與走線方式有絕對(duì)的關(guān)系。例如,是走在表面層(Microstrip)還是內(nèi)層(Stripline/Double Stripline)、與參考的電源層或地層的距離、走線寬度、PCB材質(zhì)等均會(huì)影響走線的特性阻抗值。也就是說(shuō),要在布線后才能確定阻抗值,同時(shí)不同PCB生產(chǎn)廠家生產(chǎn)出來(lái)的特性阻抗也有微小的差別。一般仿真軟件會(huì)因線路模型或所使用的數(shù)學(xué)算法的限制而無(wú)法考慮到一些阻抗不連續(xù)的布線情況,這時(shí)候在原理圖上只能預(yù)留一些端接(Temninators),如串聯(lián)電阻等,來(lái)緩和走線阻抗不連續(xù)的效應(yīng)。真正根本解決問(wèn)題的方法還是布線時(shí)盡量注意避免阻抗不連續(xù)的發(fā)生。定義:特性阻抗的定義:在某一頻率下,電子器件傳輸信號(hào)線中,相對(duì)某一參考層,其高頻信號(hào)或電磁波在傳播過(guò)程中所受的阻力稱之為特性阻抗,它是電阻抗,電感抗,電容抗……的一個(gè)矢量總和。特性阻抗的分類:常見(jiàn)的特性阻抗分為:?jiǎn)味?線)阻抗、差分(動(dòng))阻抗、共面阻抗等。單端(線)阻抗:英文single ended impedance ,指單根信號(hào)線測(cè)得的阻抗 。差分(動(dòng))阻抗:英文differential impedance,指差分驅(qū)動(dòng)時(shí)在兩條等寬等間距的傳輸線中測(cè)試到的阻抗。共面阻抗:英文coplanar impedance ,指信號(hào)線在其周圍GND/VCC(信號(hào)線到其兩側(cè)GND/VCC間距相等)之間傳輸時(shí)所測(cè)試到的阻抗。阻抗控制需求的決定條件:當(dāng)信號(hào)在PCB導(dǎo)線中傳輸時(shí),若導(dǎo)線的長(zhǎng)度接近信號(hào)波長(zhǎng)的1/7,此時(shí)的導(dǎo)線便成為信號(hào)傳輸線,一般信號(hào)傳輸線均需做阻抗控制。PCB制作時(shí),依客戶要求決定是否需管控阻抗,若客戶要求某一線寬需做阻抗控制,生產(chǎn)時(shí)則需管控該線寬的阻抗。阻抗匹配的三個(gè)要素:輸出阻抗(原始主動(dòng)零件) 特性阻抗(信號(hào)線) 輸入阻抗(被動(dòng)零件)(PCB板)阻抗匹配當(dāng)信號(hào)在PCB上傳輸時(shí),PCB板的特性阻抗必須與頭尾元件的電子阻抗相匹配,一旦阻抗值超出公差,所傳出的信號(hào)能量將出現(xiàn)反射、散射、衰減或延誤等現(xiàn)象,從而導(dǎo)致信號(hào)不完整,信號(hào)失真。