數(shù)字經(jīng)濟(jì)時(shí)代,中國(guó)EDA能獲得多少機(jī)會(huì)?
行芯CEO賀青認(rèn)為,后摩爾時(shí)代EDA設(shè)計(jì)流程與系統(tǒng)級(jí)軟硬件需求缺少關(guān)聯(lián),企業(yè)不可固守傳統(tǒng)EDA流程,更優(yōu)策略是拋開技術(shù)包袱,快速明確下一代芯片設(shè)計(jì)的流程目標(biāo),更多地與EDA公司合作去做解決方案,結(jié)合EDA在先進(jìn)工藝上展現(xiàn)出來(lái)的特殊能力,促進(jìn)全新的芯片設(shè)計(jì)合作生態(tài)。
以第五代移動(dòng)通信技術(shù)(5G)、云計(jì)算、人工智能(AI)、大數(shù)據(jù)為代表的數(shù)字經(jīng)濟(jì)智能新技術(shù)開啟新一輪產(chǎn)業(yè)革命,成為推動(dòng)社會(huì)發(fā)展的關(guān)鍵動(dòng)能。SEMI全球副總裁、中國(guó)區(qū)總裁居龍?jiān)?021年世界半導(dǎo)體大會(huì)上表示,數(shù)字經(jīng)濟(jì)智能應(yīng)用的增長(zhǎng)將帶動(dòng)半導(dǎo)體行業(yè)全面性的成長(zhǎng)。
基于半導(dǎo)體產(chǎn)業(yè)與EDA領(lǐng)域的緊密結(jié)合,EDA驗(yàn)證的應(yīng)用場(chǎng)景比以往更加廣泛,EDA正面對(duì)比過(guò)往成倍數(shù)復(fù)雜的系統(tǒng)芯片設(shè)計(jì),這一切給EDA的發(fā)展提出更高的新要求。新技術(shù)作為新變量加入這場(chǎng)市場(chǎng)爭(zhēng)奪,中國(guó)能從中獲得多少機(jī)會(huì)?杭州行芯科技有限公司攜多款自主研發(fā)的EDA工具鏈產(chǎn)品亮相2021年世界半導(dǎo)體大會(huì),行芯CEO賀青博士結(jié)合對(duì)EDA行業(yè)的發(fā)展了解,分享當(dāng)下EDA簽核(Signoff)領(lǐng)域在新應(yīng)用下面臨的挑戰(zhàn)和機(jī)遇。

行芯EDA Signoff工具鏈,填補(bǔ)國(guó)內(nèi)空白
先進(jìn)工藝下,芯片流片費(fèi)用極為昂貴,流片前簽核流程的重要性越來(lái)越高。而隨著SoC集成的設(shè)計(jì)復(fù)雜程度日益提高,簽核需要探索的空間和范圍呈現(xiàn)指數(shù)級(jí)的增長(zhǎng),驗(yàn)證所需要的時(shí)間亦越來(lái)越長(zhǎng)。簽核工具的目標(biāo)是準(zhǔn)確、快速、完備、易調(diào)試地完成日益復(fù)雜的仿真與分析,讓開發(fā)者有信心完成簽核(Signoff),將設(shè)計(jì)交付給晶圓廠進(jìn)行流片。
目前,中國(guó)EDA公司在模擬和數(shù)字的點(diǎn)工具方面已有部分突破,但在簽核領(lǐng)域空白較大,簽核工具由于技術(shù)密集性高,知識(shí)范圍廣,而且與晶圓廠結(jié)合緊密,成為行業(yè)的關(guān)鍵難題。行芯EDA產(chǎn)品擁有先進(jìn)工藝下數(shù)字與模擬芯片超大規(guī)模分析及驗(yàn)證能力,首創(chuàng)面向先進(jìn)工藝設(shè)計(jì)的建模與分析方法,填補(bǔ)了國(guó)內(nèi)EDA領(lǐng)域空白。

行芯此次亮相展會(huì)的EDA產(chǎn)品有三款:GloryEX 全芯片RC寄生參數(shù)提取工具、GloryBolt功耗/EM/IR/可靠性Signoff平臺(tái)和PhyBolt多物理場(chǎng)耦合分析平臺(tái)。行芯的EDA工具鏈產(chǎn)品擁有領(lǐng)先的國(guó)際競(jìng)爭(zhēng)力,支持16/14/10/7nm等先進(jìn)工藝節(jié)點(diǎn),已獲得全球多個(gè)Top10半導(dǎo)體企業(yè)認(rèn)可并達(dá)成戰(zhàn)略合作關(guān)系。
GloryEX 全芯片RC寄生參數(shù)提取工具
GloryEX為芯片設(shè)計(jì)提供Signoff精度的高性能RC寄生參數(shù)提取解決方案。支持先進(jìn)工藝節(jié)點(diǎn)的物理效應(yīng)建模,支持從器件級(jí)到全芯片的提取,支持16/14/12/10/7nm及更先進(jìn)工藝制程的FinFET結(jié)構(gòu),及更為復(fù)雜的特殊結(jié)構(gòu)??杉傻饺酒瑫r(shí)序、信號(hào)完整性、功耗完整性、物理驗(yàn)證、電路仿真等流程中,對(duì)3D和2.5D工藝定義和提取進(jìn)行了無(wú)縫融合,從而加快設(shè)計(jì)收斂及簽核驗(yàn)證。
GloryBolt 功耗/EM/IR/可靠性Signoff平臺(tái)
GloryBolt強(qiáng)大的分析引擎支持上億規(guī)模單元的超大規(guī)模設(shè)計(jì),同時(shí)能準(zhǔn)確地提供芯片Signoff精度的功耗、電流密度、壓降(IR drop)、電遷移(EM)、可靠性等分析結(jié)果。貼近用戶使用習(xí)慣,能將多種分析數(shù)據(jù)快速歸納并展示,方便工程師綜合評(píng)估芯片設(shè)計(jì)質(zhì)量并準(zhǔn)確優(yōu)化,加速設(shè)計(jì)收斂和簽核驗(yàn)證。

PhyBolt多物理場(chǎng)耦合分析平臺(tái)
PhyBolt提供面向3DIC完整的ICs-PKG-BOARD系統(tǒng)功耗與熱耦合解決方案,內(nèi)置的求解器能夠精確模擬功耗與熱耦合行為。工具支持自定義網(wǎng)格設(shè)置參數(shù),根據(jù)精度需求和算力選擇最合適的參數(shù)方案。工具支持不同格式的CAD文件與芯片版圖GDS文件,自帶多種熱模型。
后摩爾時(shí)代的EDA挑戰(zhàn)和機(jī)遇
集成電路進(jìn)入后摩爾定律時(shí)代,來(lái)自系統(tǒng)的物理效應(yīng),包括熱、電磁、光電效應(yīng)等特性的互相干擾作用,使得芯片設(shè)計(jì)和制造變得復(fù)雜,而測(cè)試合格的芯片在復(fù)雜系統(tǒng)上可能不再工作正常,過(guò)量的物理效應(yīng)使芯片的設(shè)計(jì)裕度變窄,輕微的系統(tǒng)擾動(dòng)將會(huì)造成芯片的失效。廣大的芯片設(shè)計(jì)公司要跟上工藝進(jìn)步速度,就不得不投入大量資源。賀青博士認(rèn)為,后摩爾時(shí)代EDA設(shè)計(jì)流程與系統(tǒng)級(jí)軟硬件需求缺少關(guān)聯(lián),企業(yè)不可固守傳統(tǒng)EDA流程,更優(yōu)策略是拋開技術(shù)包袱,快速明確下一代芯片設(shè)計(jì)的流程目標(biāo),更多地與EDA公司合作去做解決方案,結(jié)合EDA在先進(jìn)工藝上展現(xiàn)出來(lái)的特殊能力,促進(jìn)全新的芯片設(shè)計(jì)合作生態(tài)。
隨著產(chǎn)業(yè)對(duì)計(jì)算性能有越來(lái)越高要求,異構(gòu)計(jì)算架構(gòu)越來(lái)越流行。賀青表示,EDA工具要應(yīng)對(duì)高要求趨勢(shì),需將人工智能、云計(jì)算、大數(shù)據(jù)及新型處理器架構(gòu)等領(lǐng)域的新技術(shù)融合到EDA工具中來(lái),將EDA執(zhí)行指令的流水進(jìn)行細(xì)分,在每個(gè)環(huán)節(jié)結(jié)合數(shù)據(jù)處理的順序與并發(fā)優(yōu)先級(jí),從處理器的結(jié)構(gòu)和指令出發(fā),針對(duì)這些行為進(jìn)行優(yōu)化,從底層加速EDA的運(yùn)行效率,縮短集成電路設(shè)計(jì)的周期,加速EDA技術(shù)進(jìn)化,達(dá)到資源統(tǒng)籌規(guī)劃、異地協(xié)同與共享、技術(shù)積累與硅IP復(fù)用,逐步實(shí)現(xiàn)EDA工具向智能化方向發(fā)展。
現(xiàn)在是中國(guó)追趕的機(jī)會(huì)

國(guó)際上單邊主義、孤立主義盛行,導(dǎo)致全球化的半導(dǎo)體產(chǎn)業(yè)受影響巨大,甚至有人提出兩套科技體系的觀點(diǎn)。集成電路行業(yè)不太可能出現(xiàn)完全割裂的兩套科技體系,但會(huì)有一定程度的分裂,這種分裂某種程度上有助于國(guó)內(nèi)企業(yè)的快速成長(zhǎng)。雖然當(dāng)前全球化趨勢(shì)暫時(shí)受挫,但全球化仍然是不可逆的歷史進(jìn)程,企業(yè)要發(fā)展好,也需真正擁有全球化的實(shí)力,主動(dòng)地?fù)肀蚧?。行芯CEO賀青博士堅(jiān)信,作為國(guó)產(chǎn)EDA企業(yè),只有夯實(shí)自身技術(shù)基礎(chǔ)和力量,給市場(chǎng)交付足夠優(yōu)秀、經(jīng)得起市場(chǎng)檢驗(yàn)的產(chǎn)品,才能真正的參與全球化競(jìng)爭(zhēng)和拓展國(guó)際市場(chǎng)。
企查查數(shù)據(jù)顯示,我國(guó)共有關(guān)鍵詞為“芯片”的在業(yè)存續(xù)企業(yè) 6.7萬(wàn)家,近年來(lái)中國(guó)半導(dǎo)體產(chǎn)業(yè)井噴式發(fā)育,芯片熱潮下各類公司如雨后春筍般起來(lái)。雖然這些新興的芯片設(shè)計(jì)公司大多數(shù)能力尚薄,但大量涌現(xiàn)的新興公司將為EDA行業(yè)推動(dòng)開放標(biāo)準(zhǔn)和統(tǒng)一的智能流程,更好地賦能半導(dǎo)體發(fā)展,促進(jìn)產(chǎn)業(yè)升級(jí)。
2020年7月,國(guó)務(wù)院學(xué)位委員會(huì)會(huì)議投票通過(guò)提案,將集成電路提升為一級(jí)學(xué)科,各界對(duì)集成電路產(chǎn)業(yè)的關(guān)注聚焦到教育和人才培養(yǎng)上。行芯認(rèn)為,國(guó)內(nèi)EDA發(fā)展之關(guān)鍵是重視人才發(fā)展。EDA是一種跨學(xué)科的專業(yè)領(lǐng)域,開發(fā)EDA軟件的工程師不僅需要傳統(tǒng)計(jì)算機(jī)科學(xué)的基礎(chǔ)知識(shí),如算法、數(shù)據(jù)結(jié)構(gòu)、編譯原理等,更需要芯片領(lǐng)域的特定知識(shí)。面對(duì)當(dāng)前局面,我們應(yīng)更加重視人才建設(shè)問(wèn)題,既要引進(jìn)人才,更要自主培養(yǎng)人才,以樹立技術(shù)導(dǎo)向的科技文化,從而早日把“卡脖子”清單變成科研任務(wù)清單。