當前位置:首頁 > 工業(yè)控制 > 電子設計自動化

  DSP Builder是Altera公司提供的一個系統(tǒng)級(或算法級)設計工具。它架構在多個軟件工具之上,并把系統(tǒng)級(算法仿真建模)和RTL級(硬件實現(xiàn))兩個設計領域的設計工具連接起來,最大程度地發(fā)揮了兩種工具的優(yōu)勢。DSP Builder可以幫助設計者完成基于FP-GA的DSP設計。除了圖形化的系統(tǒng)建模外,DSPBuilder還可以自動完成大部分的設計過程和仿真,直到把設計文件下載至DSP開發(fā)板上。該設計采用DSPBuilder開發(fā)工具,首先實現(xiàn)輸出頻率變化可控的直接數(shù)字合成(DDS)模塊;然后根據(jù)Chirp函數(shù)的變化規(guī)律,控制DDS的輸出頻率變化規(guī)律。

  1 Chirp函數(shù)的一般特性

  電磁波在傳輸過程中,經(jīng)過色散介質(zhì),如不均勻的波導,在高空電離層時會發(fā)生色散現(xiàn)象。Chirp函數(shù)在射電天文信號的消色散處理中發(fā)揮著重要的作用,研究在FPGA中實現(xiàn)Chirp函數(shù)是基于FPGA的射電宇宙信號處理的重要組成部分,如圖1所示。

  根據(jù)輸出頻率與當前采樣時刻對應遞變規(guī)律,Chirp函數(shù)一般分線性(Linear)Chirp函數(shù)和非線性(Nonlinear)chirp函數(shù)兩種。圖2,圖3是兩種Chirp函數(shù)在頻域上的表現(xiàn)圖。

  從圖2,圖3可以看出,Chirp函數(shù)的頻率輸出與時間關系f-t關系可以總結為:對于線性Chirp函數(shù),在連續(xù)域時間域內(nèi)有關系式:

  式中:k為常數(shù);f0為初始輸出頻率;t為連續(xù)時間。

  在離散時間域有關系式:

  式中:k為常數(shù);f0為初始輸出頻率;n為采樣點。

  對于非線性Chirp函數(shù),在連續(xù)域時間域內(nèi)有關系式:

  式中:f(t)為非線性函數(shù);f0為初始輸出頻率;t為連續(xù)時間。

  在離散時間域有關系式:

  式中:f(n)為非線性函數(shù);f0為初始輸出頻率;n為采樣點。

  2 DDS模塊的設計

  數(shù)字式頻率合成器(DDS)模塊的工作原理是:將0~2π的正弦函數(shù)值分為N份,將各點的幅度值存入ROM中,再用一個相位累加器每次累加相位值ωT,得到當前的相位值,通過查找ROM得到當前的幅度值,其系統(tǒng)框圖如圖4所示。

  DDS的主要參數(shù)包括:系統(tǒng)時鐘頻率、頻率控制字長、頻率分辨率、ROM單元數(shù)、ROM字長。該設計的DDS是10位的,時鐘頻率為轉(zhuǎn)化為VHDL文件后的輸入時鐘頻率。這是一個很靈活的輸入頻率。在此,假設輸入頻率為fin,頻率控制字長為16位,ROM單元數(shù)為210,ROM字長為9位,而且頻率分辨率為:

  式中:fc為系統(tǒng)時鐘頻率。

  頻率控制字為:

  式中:f為要合成的頻率;T為系統(tǒng)時鐘??梢?,當輸入頻率控制字發(fā)生變化時,輸出頻率fout也發(fā)生相應的變化,從DDS到Chirp信號源的設計就是基于這一思想,如圖5所示。

  其中,輸入端口1為初始相位控制字輸入端,它的輸入值決定了信號源的初始輸出相位。輸入口2為頻率控制字FTW輸入端,若在該輸入端寫入不同的頻率控制字值,則可以在輸出端口得到不同的輸出頻率。輸入端口3為初始頻率控制字輸入端,它的輸入值決定了信號源的初始偏置頻率。

  LUT為正弦數(shù)據(jù)查找表模塊(Look Up Table)。根據(jù)DSP Builder的算法將一個完整的正弦波周期進行1 024次采樣,并存儲于LUT中。在Matlab中設置Matlab array:511*sin([0:2*pi/(2^10):2*pi]),左邊的輸入端為查找數(shù)據(jù)的地址輸入端,右邊的輸出端為離散正弦波信號輸出端。

  第一個并行累加器模塊(Parallel Adder Subtrac-tor)作為相位累加器,采用Altera提供的總線結構(AltBus)模塊決定了該累加器的長度為16位,即該累加器最大可輸出范圍為216,由此決定了公式(5)。

  第二個并行累加器模塊(Parallel Adder Subtractor1)作為初相位偏置累加器,將初相位控制字與頻率控制字累加,為輸出頻率提供一個初始偏置相位。

  第三個并行累加器模塊(Parallel Addersubtractor 2)作為初始頻率偏置累加器,給輸入的頻率控制字提供一個偏置,是輸出頻率從一個用戶自己可定義的初始頻率開始變換運行。

  利用總線位寬轉(zhuǎn)換模塊(Bus Conversion)只取出總線信號的高10位,用作驅(qū)動數(shù)據(jù)查找表模塊的地址驅(qū)動信號。為了方便下一步設計,將圖5封裝成子系統(tǒng)模塊(Subsystem Block),并命名為:DDS_Subsystem,如圖6所示。

  圖6中in1為初始相位輸入端,in2為輸入頻率控制字端,in3為初始頻率輸入端。

  3 變頻控制模塊的設計

  根據(jù)Chirp函數(shù)在頻域上的性質(zhì),可以得出輸入控制字與輸出頻率之間的對應關系有線性和非線性兩種:

  首先采用DSP Builder庫中的單步增/減子模塊(Increment/Decrement Block)建立采樣點控制字產(chǎn)生單元。該模塊能按照階梯式規(guī)律步進逐一產(chǎn)生控制字信號,并保持一段時間在模塊設置項(Clock Phase Se-lection)中設置,當增減方向(Direction)設置為Incre-ment時得時域輸出,其表現(xiàn)如圖7所示。

  其次根據(jù)需要建立控制字變換模塊,即對Incre-ment/Decrement模塊輸出的采樣點控制字進行換算,轉(zhuǎn)化為DDS的頻率控制字。這需要根據(jù)不同Chirp函數(shù)的變化規(guī)律,例如:如果是線性頻率的輸出,則采樣點應該與輸出頻率有線性的函數(shù)對應關系;如果是非線性頻率的輸出,則采樣點應該與輸出頻率有非線性的函數(shù)對應關系。根據(jù)不同的傳輸函數(shù)建立該子模塊:

  例如:fout=kn+f0。當k=3時,建立子模塊如圖8所示。

  將上述模塊向上生成子模塊后,連接的整體仿真如圖9所示。

  并在DDS的輸出端建立FFT觀測窗口。

  4 驗證與仿真

  假設現(xiàn)在的初始相位為0,初始頻率也為0,采樣點步進控制字設置為輸出12為步進循環(huán)增加模式。在時域輸出觀測窗口(Scope)中觀察到圖形如圖10所示。

  從圖11中可見,輸出信號的頻率發(fā)生了周期性并且有規(guī)律的變化,證明了該設計能很好地實現(xiàn)Chirp信號源的功能。并且通過Altera DSP Builder提供的SignalComplier工具,能很輕松地生成HDL(VHDL或者Verilog HDL)代碼下載到FPGA中運行,大大簡化了FPGA設計。

  5 結 語

  根據(jù)Chirp函數(shù)特定的輸入/輸出(線性和非線性)關系,計算得出當前輸入字與輸出頻率的對應關系,然后設計控制字子模塊產(chǎn)生DDS模塊的頻率控制字,驅(qū)動DDS產(chǎn)生不同的輸出頻率,通過在Matlab的Simu-link環(huán)境下的仿真驗證,得出不同時刻輸出的頻譜圖,驗證了該設計能很好地實現(xiàn)Chirp信號源。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉