可以將第三方的IP(來自VHDL或Verilog)吸納到NI FlexRIO應(yīng)用中么?
如果適配器模塊是由NI公司開發(fā)的,那么不需要任何VHDL或其他硬件描述語言的經(jīng)驗(yàn)。所有的FPGA編程均通過NI LabVIEW FPGA模塊和NI-RIO驅(qū)動(dòng)程序軟件以圖形化的方式完成。如果該適配器模塊是由第三方開發(fā)的,則或許提供定制的LabVIEW FPGA I/O節(jié)點(diǎn)。若存在一個(gè)帶有套接字的CLIP節(jié)點(diǎn),用戶的體驗(yàn)可能會(huì)與NI提供的解決方案相似。對于定制設(shè)計(jì)的適配器模塊,設(shè)計(jì)工程師將需要利用VHDL和XML文件創(chuàng)建一個(gè)帶有套接字的CLIP節(jié)點(diǎn),以便在LabVIEW FPGA項(xiàng)目中正確表示定制的I/O。
NI FlexRIO中的FPGA利用CLIP節(jié)點(diǎn),集成了第三方的IP核并與適配器模塊進(jìn)行通信
多年前工程師們就已經(jīng)能夠?qū)DL代碼植入LabVIEW框圖,以運(yùn)行與其LabVIEW代碼相適應(yīng)的既有IP。但是,從LabVIEW 8.6 FPGA模塊開始,CLIP技術(shù)支持工程師們引入第三方的IP并與LabVIEW框圖并行執(zhí)行。這樣,第三方IP核可與NI FlexRIO結(jié)合使用。
采用FPGA技術(shù)有哪些技術(shù)優(yōu)勢?
下面列舉了FPGA技術(shù)的五大技術(shù)優(yōu)勢。
高性能
上市時(shí)間短
低成本
高可靠性