當(dāng)前位置:首頁(yè) > 芯聞號(hào) > 電力電工電路
[導(dǎo)讀]加法器是為了實(shí)現(xiàn)加法的。即是產(chǎn)生數(shù)的和的裝置。加數(shù)和被加數(shù)為輸入,和數(shù)與進(jìn)位為輸出的裝置為半加器。若加數(shù)、被加數(shù)與低位的進(jìn)位數(shù)為輸入,而和數(shù)與進(jìn)位為輸出則為全加器。常用作計(jì)算機(jī)算術(shù)邏輯部件,執(zhí)行邏輯操作、移位與指令調(diào)用。

一、什么是加法器

加法器是為了實(shí)現(xiàn)加法的。

即是產(chǎn)生數(shù)的和的裝置。加數(shù)和被加數(shù)為輸入,和數(shù)與進(jìn)位為輸出的裝置為半加器。若加數(shù)、被加數(shù)與低位的進(jìn)位數(shù)為輸入,而和數(shù)與進(jìn)位為輸出則為全加器。常用作計(jì)算機(jī)算術(shù)邏輯部件,執(zhí)行邏輯操作、移位與指令調(diào)用。

反相加法器原理圖與電路圖

 

對(duì)于1位的二進(jìn)制加法,相關(guān)的有五個(gè)的量:1,被加數(shù)A,2,被加數(shù)B,3,前一位的進(jìn)位CIN,4,此位二數(shù)相加的和S,5,此位二數(shù)相加產(chǎn)生的進(jìn)位COUT。前三個(gè)量為輸入量,后兩個(gè)量為輸出量,五個(gè)量均為1位。

對(duì)于32位的二進(jìn)制加法,相關(guān)的也有五個(gè)量:1,被加數(shù)A(32位),2,被加數(shù)B(32位),3,前一位的進(jìn)位CIN(1位),4,此位二數(shù)相加的和S(32位),5,此位二數(shù)相加產(chǎn)生的進(jìn)位COUT(1位)。

要實(shí)現(xiàn)32位的二進(jìn)制加法,一種自然的想法就是將1位的二進(jìn)制加法重復(fù)32次(即逐位進(jìn)位加法器)。這樣做無(wú)疑是可行且易行的,但由于每一位的CIN都是由前一位的COUT提供的,所以第2位必須在第1位計(jì)算出結(jié)果后,才能開始計(jì)算;第3位必須在第2位計(jì)算出結(jié)果后,才能開始計(jì)算,等等。而最后的第32位必須在前31位全部計(jì)算出結(jié)果后,才能開始計(jì)算。這樣的方法,使得實(shí)現(xiàn)32位的二進(jìn)制加法所需的時(shí)間是實(shí)現(xiàn)1位的二進(jìn)制加法的時(shí)間的32倍。

基本方法

可以看出,上法是將32位的加法1位1位串行進(jìn)行的,要縮短進(jìn)行的時(shí)間,就應(yīng)設(shè)法使上敘進(jìn)行過程并行化。

類型

反相加法器原理圖與電路圖

 

以單位元的加法器來(lái)說(shuō),有兩種基本的類型:半加器和全加器。

半加器有兩個(gè)輸入和兩個(gè)輸出,輸入可以標(biāo)識(shí)為 A、B 或 X、Y,輸出通常標(biāo)識(shí)為合 S 和進(jìn)制 C。A 和 B 經(jīng) XOR 運(yùn)算后即為 S,經(jīng) AND 運(yùn)算后即為 C。

全加器引入了進(jìn)制值的輸入,以計(jì)算較大的數(shù)。為區(qū)分全加器的兩個(gè)進(jìn)制線,在輸入端的記作 Ci 或 Cin,在輸出端的則記作 Co 或 Cout。半加器簡(jiǎn)寫為 H.A.,全加器簡(jiǎn)寫為 F.A.。

半加器:半加器的電路圖半加器有兩個(gè)二進(jìn)制的輸入,其將輸入的值相加,并輸出結(jié)果到和(Sum)和進(jìn)制(Carry)。半加器雖能產(chǎn)生進(jìn)制值,但半加器本身并不能處理進(jìn)制值。

全加器:全加器三個(gè)二進(jìn)制的輸入,其中一個(gè)是進(jìn)制值的輸入,所以全加器可以處理進(jìn)制值。全加器可以用兩個(gè)半加器組合而成。

注意,進(jìn)制輸出端的最末個(gè) OR閘,也可用 XOR閘來(lái)代替,且無(wú)需更改其余的部分。因?yàn)?OR 閘和 XOR 閘只有當(dāng)輸入皆為 1 時(shí)才有差別,而這個(gè)可能性已不存在。

二、加法器原理

設(shè)一個(gè)n位的加法器的第i位輸入為ai、bi、ci,輸出si和ci+1,其中ci是低位來(lái)的進(jìn)位,ci+1(i=n-1,n-2,…,1,0)是向高位的進(jìn)位,c0是整個(gè)加法器的進(jìn)位輸入,而cn是整個(gè)加法器的進(jìn)位輸出。則和

反相加法器原理圖與電路圖

 

si=aiii+ibii+iici+aibici ,(1)進(jìn)位ci+1=aibi+aici+bici ,(2)

令 gi=aibi, (3)

pi=ai+bi, (4)

則 ci+1= gi+pici, (5)

只要aibi=1,就會(huì)產(chǎn)生向i+1位的進(jìn)位,稱g為進(jìn)位產(chǎn)生函數(shù);同樣,只要ai+bi=1,就會(huì)把ci傳遞到i+1位,所以稱p為進(jìn)位傳遞函數(shù)。把式(5)展開,得到:ci+1= gi+ pigi-1+pipi-1gi-2+…+ pipi-1…p1g0+ pipi-1…p0c0(6) 。

隨著位數(shù)的增加式(6)會(huì)加長(zhǎng),但總保持三個(gè)邏輯級(jí)的深度,因此形成進(jìn)位的延遲是與位數(shù)無(wú)關(guān)的常數(shù)。一旦進(jìn)位(c1~cn-1)算出以后,和也就可由式(1)得出。

使用上述公式來(lái)并行產(chǎn)生所有進(jìn)位的加法器就是超前進(jìn)位加法器。產(chǎn)生gi和pi需要一級(jí)門延遲,ci 需要兩級(jí),si需要兩級(jí),總共需要五級(jí)門延遲。與串聯(lián)加法器(一般要2n級(jí)門延遲)相比,(特別是n比較大的時(shí)候)超前進(jìn)位加法器的延遲時(shí)間大大縮短了。

三、反相加法器等效原理圖

反相加法器電路,又稱為反相求和電路,是指一路以上輸入信號(hào)進(jìn)入反相輸入端,輸出結(jié)果為多路信號(hào)相加之絕對(duì)值(電壓極性相反)。如圖中的a電路,當(dāng)R1=R2=R3=R4時(shí),其輸出電壓=IN1+IN2+IN3的絕對(duì)值,即構(gòu)成反相加法器電路。當(dāng)R4》R1時(shí),電路兼有信號(hào)放大作用。

反相加法器原理圖與電路圖

反相加法器原理圖與電路圖

 

圖 反相加法器和原理等效圖

反相加法器的基本電路結(jié)構(gòu)為反相放大器,由其“虛地”特性可知,兩輸入端俱為0V地電位。這就決定了電路的控制目的,是使反相輸入端電位為0V(同相輸入端目標(biāo)值為0V)。以上圖a電路電路參數(shù)和輸入信號(hào)值為例進(jìn)行分析,則可得出如上圖b所示的等效圖。反相加法器的偏置電路總體上仍為串聯(lián)分壓的電路形式,但輸入回路中又涉及了電阻并聯(lián)分流的電路原理,可列等式:IR4=IR1+IR2+IR3。反相加法器的“機(jī)密”由此得以披露。

由于反相輸入端為地電位0V,因而當(dāng)輸入信號(hào)IN3=0V時(shí)該支路無(wú)信號(hào)電流產(chǎn)生,相當(dāng)于沒有信號(hào)輸入,由此變?yōu)镮N1+IN2=-OUT。當(dāng)IR1(1V/10k)=0.1mA,IR2(1V/10k)=0.1mA,此時(shí)只有當(dāng)OUT輸出為-2V時(shí),才滿足IR4=IR1+IR2的條件。

若將原理等效圖進(jìn)一步化簡(jiǎn)(見圖中的c電路),一個(gè)非常熟悉的身影便會(huì)映入我們的腦海:這不就是反相放大器電路嗎?是的,沒錯(cuò),反相求和(反相加法器)電路,就是反相(含放大和衰減)器啊。

實(shí)際應(yīng)用中,因同相加法器存在明顯缺陷,因輸入阻抗極高,信號(hào)輸入電流只能經(jīng)多個(gè)IN端自成回路(會(huì)造成輸入信號(hào)電壓相互牽涉而變化導(dǎo)致較大的運(yùn)算誤差),除非各種IN信號(hào)源內(nèi)阻非常小,才不會(huì)影響計(jì)算精度。因而應(yīng)用較少。反相求和電路因其“虛地”特性,輸入阻抗極低,使各路信號(hào)輸入電流以“匯流模式”進(jìn)入輸入端,不會(huì)造成各輸入信號(hào)之間的電流流動(dòng),故能保障運(yùn)算精度,應(yīng)用較多。

四、反相加法器電路與原理(圖)

反相加法器原理圖與電路圖

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉