74hc595與74hc573區(qū)別
掃描二維碼
隨時(shí)隨地手機(jī)看文章
74LS系列是低功耗肖特基,TTL電平,其低電平和高電平分別為0.8和V2.4,輸入的開路為高電平,輸出下拉強(qiáng)上拉弱,只能用5V的工作電壓,一般高電平的驅(qū)動(dòng)能力為5mA,低電平為20mA。74ls系列有很多,本文主要拿74hc595與74hc573作比較,看看兩個(gè)區(qū)別在哪里。
74hc595與74hc573
74HC595是硅結(jié)構(gòu)的CMOS器件, 兼容低電壓TTL電路,遵守JEDEC NO.7A標(biāo)準(zhǔn)。74HC595具有8位移位寄存器和一個(gè)存儲器,三態(tài)輸出功能。 移位寄存器和存儲器有相互獨(dú)立的時(shí)鐘。數(shù)據(jù)在SH_cp(移位寄存器時(shí)鐘輸入)的上升沿輸入到移位寄存器中,在ST_cp(存儲器時(shí)鐘輸入)的上升沿輸入到存儲寄存器中去。如果兩個(gè)時(shí)鐘連在一起,則移位寄存器總是比存儲寄存器早一個(gè)脈沖。移位寄存器有一個(gè)串行移位輸入(Ds),和一個(gè)串行輸出(Q7’),和一個(gè)異步的低電平復(fù)位,存儲寄存器有一個(gè)并行8位的,具備三態(tài)的總線輸出,當(dāng)使能OE時(shí)(為低電平),存儲寄存器的數(shù)據(jù)輸出到總線。8位串行輸入/輸出或者并行輸出移位寄存器,具有高阻關(guān)斷狀態(tài)。將串行輸入的8位數(shù)字,轉(zhuǎn)變?yōu)椴⑿休敵龅?位數(shù)字,例如控制一個(gè)8位數(shù)碼管,將不會有閃爍。
74HC573是擁有八路輸出的透明鎖存器,輸出為三態(tài)門,是一種高性能硅柵CMOS器件。74HC573器件的輸入是和標(biāo)準(zhǔn)CMOS輸出兼容的,加上拉電阻他們能和LS/ALSTTL輸出兼容。
74hc595與74hc573工作原理與特點(diǎn)的區(qū)別
74HC573工作原理:74HC573的八個(gè)鎖存器都是透明的D型鎖存器,當(dāng)使能(G)為高時(shí),Q輸出將隨數(shù)據(jù)(D)輸入而變。當(dāng)使能為低時(shí),輸出將鎖存在已建立的數(shù)據(jù)電平上。輸出控制不影響鎖存器的內(nèi)部工作,即老數(shù)據(jù)可以保持,甚至當(dāng)輸出被關(guān)閉時(shí),新的數(shù)據(jù)也可以置入。這種電路可以驅(qū)動(dòng)大電容或低阻抗負(fù)載,可以直接與系統(tǒng)總線接口并驅(qū)動(dòng)總線,而不需要外接口。特別適用于緩沖寄存器,I/O通道,雙向總線驅(qū)動(dòng)器和工作寄存器。
74HC595是具有8位移位寄存器和一個(gè)存儲器,三態(tài)輸出功能。移位寄存器和存儲器是分別的時(shí)鐘。數(shù)據(jù)在SHcp的上升沿輸入,在STcp的上升沿進(jìn)入的存儲寄存器中去。如果兩個(gè)時(shí)鐘連在一起,則移位寄存器總是比存儲寄存器早一個(gè)脈沖。移位寄存器有一個(gè)串行移位輸入(Ds),和一個(gè)串行輸出(Q7’),和一個(gè)異步的低電平復(fù)位,存儲寄存器有一個(gè)并行8位的,具備三態(tài)的總線輸出,當(dāng)使能OE時(shí)(為低電平),存儲寄存器的數(shù)據(jù)輸出到總線。
74hc595與74hc573驅(qū)動(dòng)數(shù)碼管上的區(qū)別
74hc595與74hc573在驅(qū)動(dòng)數(shù)碼管方面,573為鎖存器,輸入并行信號輸出并行信號。595輸入串行信號,輸出并行信號。選擇哪種器件驅(qū)動(dòng)數(shù)碼管都可以,573驅(qū)動(dòng)電流能大一些。595可以節(jié)省單片機(jī)IO口。
使用573還是595 最主要有兩個(gè)目的 節(jié)省IO口和增加驅(qū)動(dòng)電流(單片機(jī)的IO口的電流有限可能驅(qū)動(dòng)不了多個(gè)數(shù)碼管)。內(nèi)部當(dāng)然也得有鎖存器,鎖存器的作用就是給個(gè)信號,他就鎖住了(保持信號)573需要8條信號線并行輸入??刂?個(gè)輸出口595 2條spi串行就夠控制8個(gè)輸出口。