Nios系統(tǒng)基礎上的UItra DMA數(shù)據傳輸模式
摘 要:為實現(xiàn)高速、大容量的數(shù)據存儲,提出一種基于硬盤Ultra DMA傳輸模式的高性價比解決方案。詳細介紹Nios嵌入式系統(tǒng)的整體構架和各個子模塊的功能;提出一種在不改變傳輸頻率條件下,通過使用寄存囂組對不同時鐘沿數(shù)據進行鎖存,以數(shù)據帶寬的擴展為代價,完成IDE總線上的雙邊數(shù)據沿鎖存與系統(tǒng)內部的單邊數(shù)據沿鎖存之間的傳輸模式轉換;給出具體的系統(tǒng)讀/寫操作的工作流程和相關軟件實現(xiàn)。
關鍵詞:Ultra DMA Nios 硬盤
引 言
隨著消費類電子,如MP3、3G手機、視頻終端以及寬帶無線網絡的普及,對大容量存儲設備的需求越來越強烈。傳統(tǒng)的SRAM、SDRAM以及DDR SDRAM等存儲設備的價格與容量比,遠遠比硬盤高;光存儲設備雖然更加廉價,但是在便攜性上卻遠遜于硬盤解決方案?,F(xiàn)在硬盤廠商提供了各種適用于不同用途的廉價海量存儲設備,如1 in(英寸)的微硬盤可以應用于各種小巧的便攜設備中,2.5in硬盤可以應用于筆記本和移動存儲中,3.5in硬盤可以應用于個人PC和工業(yè)自動化中等等。
目前,硬盤支持的最為廣泛的IDE接口協(xié)議中,規(guī)定了PIO、DMA以及Ultra DMA三種數(shù)據傳輸模式,其傳輸速率PIO<多字DMA<Ultra DMA,如表1所列。隨著各種多媒體應用的廣泛普及,各種設備不但要求擁有海量存儲能力,在完成各種實時業(yè)務時對數(shù)據的傳輸速率也提出了嚴格的要求。
現(xiàn)階段的設計研究主要集中于單邊沿鎖存數(shù)據的PIO和DMA傳輸模式。大多數(shù)設計主要用PIO模式完成控制命令的寫入和讀取操作,采用DMA數(shù)據傳輸模式進行直接內存讀取操作,提高數(shù)據傳輸?shù)乃俾?。如果在相同系統(tǒng)中使用Ultra DMA數(shù)據傳輸模式,則可以在不提高系統(tǒng)時鐘頻率的基礎上,將系統(tǒng)數(shù)據傳輸速率提高l倍,極大地改善了系統(tǒng)性能,而不需要付出更多的硬件資源。因而硬盤的Ultra DMA數(shù)據傳輸方式在工業(yè)自動化、Internet網絡、消費類電子和各種嵌入式系統(tǒng)中的需求會不斷增加,有著很好的商業(yè)前景。
1 Nios系統(tǒng)介紹
該設計是在Altera公司推出的Nios嵌入式系統(tǒng)的平臺上,設計可以通過Ultra DMA數(shù)據傳輸方式進行高速硬盤讀寫的接口模塊,并開發(fā)出相應的IP核。
1.1 Nios系統(tǒng)結構
Nios嵌入式處理器系統(tǒng)通常由N1os處理器、Avalon交換結構總線和各種外圍設備(存儲、接口及功能模塊)的IP核三部分構成。Altera的SOPC Builder系統(tǒng)開發(fā)工具可以自動生成這些組件以及連接它們的總線。
Nios處理器是32位結構可配置并包含五級流水線的通用RISC微處理器,采用改進的哈佛存儲器結構;處理器帶有分離的數(shù)據和程序存儲器總線控制,具備高速緩存、中斷處理功能。與傳統(tǒng)處理器相比,Nios指令系統(tǒng)可通過自定義指令和標準處理器選項,利用硬件來明顯提高系統(tǒng)性能。
Avalon交換結構總線是Altera開發(fā)的用于Nios嵌入式處理器的參數(shù)化接口總線,由l組預定義的信號組成,用這些信號可以連接1個或多個IP模塊。Altera的S0PC Builder系統(tǒng)開發(fā)工具自動地產生Avalon交換結構總線邏輯,其實現(xiàn)只需要極少的FPGA資源,提供完全同步的操作。
Nios嵌入式處理器系統(tǒng)中的各種存儲模塊、接口模塊和功能模塊等都在Altera的標準外圍設備庫中以IP核的方式提供使用,或是由用戶自行設計添加到庫中,以IP模塊的方式在系統(tǒng)中復用。
實現(xiàn)硬盤高速訪問功能模塊的設計,實際上是在設計一個完整的IP模塊,再在Altera提供的SOPC Builder開發(fā)環(huán)境的設備庫中集成該IP核,以達到設計的目的。
1.2采用Nlos軟核處理器構建系統(tǒng)的原因
①與其他的實現(xiàn)方式相比有著更好的性能價格比。最常見的硬盤讀取控制和數(shù)據傳輸方式是通過單片機或是DSP來實現(xiàn)的,使用單片機或DSP中的PIO接口可以很方便地完成單邊沿鎖存數(shù)據的硬盤PIO和DMA數(shù)據傳輸方式,但在實現(xiàn)雙邊沿鎖存數(shù)據的Ultra DMA傳輸方式時,必須在單片機和DSP芯片外添加額外的FPGA芯片,完成Ultra DMA雙邊沿鎖存數(shù)據到單邊沿鎖存數(shù)據的轉換,增加了系統(tǒng)設計的成本和復雜性。而采用Nios軟核處理器完成與硬盤的Ultra DMA傳輸方式時,不需要添加任何額外的芯片,僅使用FPGA內的其他資源就可以方便地實現(xiàn)雙邊沿到單邊沿的轉換工作。
②與傳統(tǒng)的單片機或DSP實現(xiàn)方式相比,Nios嵌入式系統(tǒng)的設計與實現(xiàn)更加簡單。從性能上來說,Nios軟核處理器與ARM、Intel等的CPU處于同一級別,都能夠滿足設計的需要,即使是復雜邏輯系統(tǒng)的設計也可以在一片Cyclone或是StratiX芯片上實現(xiàn)全部功能。而且通過使用Altera公司提供的SOPC Builder開發(fā)工具,在IP復用的基礎上可以快速開發(fā)出完整的系統(tǒng)解決方案。
③與傳統(tǒng)的單片機或DSP實現(xiàn)方式相比,Nios嵌入式系統(tǒng)的可擴展性更好。單片機或DSP內的資源是硬件廠商固化在芯片內的,用戶不可能自行添加或刪減,在設計時的靈活性受到器件本身的限制;而Nios軟核處理器的所有資源都可以任意地添加或刪減,只需最終通過電纜下載到FPGA芯片內就可定制出整個系統(tǒng)的功能。因而在基于Nios的系統(tǒng)設計中,通過對設計文件的修改就可以很方便地進行系統(tǒng)功能的擴展。
2 系統(tǒng)的硬件實現(xiàn)
硬件部分由Nios嵌入式系統(tǒng)、Nios與硬盤的接口模塊和其他外圍接口電路三部分組成,如圖1所示。其中設計的核心部分是Nios系統(tǒng)與硬盤接口模塊的IP核設計,主要完成數(shù)據傳輸模式的轉換,以及對硬盤的控制與操作兩部分任務。Nios嵌入式處理器系統(tǒng)的任務是進行整體控制與協(xié)調,并對數(shù)據進行處理和暫存;外圍接口電路主要用來擴充系統(tǒng)的功能,擴大系統(tǒng)的適用范圍。
Nios嵌入式處理器系統(tǒng)由Nios嵌入式處理器、DMA控制器、數(shù)據存儲區(qū)SDRAM、程序存儲區(qū)F1ash和Avalon總線構成。其中DMA控制器用于實現(xiàn)兩個存儲器之間,或者存儲器和外設之間,或者是兩個外設之間的直接數(shù)據傳輸。DMA模塊用于連接支持流模式傳輸?shù)耐庠O,并允許定長或變長的數(shù)據傳輸,而不需要CPU的干涉。在Ultra DMA數(shù)據傳輸?shù)倪^程中,可以一次性傳輸最多256個扇區(qū)的數(shù)據,所以在系統(tǒng)中使用DMA控制器可以方便地在硬盤與系統(tǒng)中各種支持流傳輸模式的設備之間建立直通連接,提高系統(tǒng)的數(shù)據傳輸效率。
外圍接口電路主要用于系統(tǒng)功能的擴充,如Internet接口可以使系統(tǒng)方便地接人到網絡中提供諸如音樂或視頻下載、信息共享等服務;串口用于與計算機或其他設備的互連;VGA接口用于視頻信號的輸出,在系統(tǒng)外部顯示圖像等等。
硬盤接口部分主要由接口控制邏輯、Avalon總線接口、FIFO和硬盤IDE接口4部分組成。其中接口控制邏輯部分用于對Nios處理器的指令進行譯碼并執(zhí)行相應的操作,控制Ultra DMA傳輸時的握手和控制信號的產生,協(xié)調數(shù)據傳輸過程中IDE接口的硬盤數(shù)據速率同Avalon總線接口速率的匹配。
FIFO用于數(shù)據的緩沖,解決Avalon總線和IDE接口之間的數(shù)據速率不匹配問題。在設計中需要對硬盤UltraDMA的六種數(shù)據傳輸模式同時提供支持,而其傳輸速率卻完全不同,必須添加緩沖區(qū)用于數(shù)據的暫存。
Avalon總線接口用于與Nios處理器系統(tǒng)相連,傳輸Nios處理器的指令給控制邏輯部分,以及與系統(tǒng)中的其他部分在DMA控制器的協(xié)調下完成數(shù)據的傳輸。
硬盤IDE接口部分除輸出控制信號并對硬盤返回的信號做出響應外,還要完成單邊沿數(shù)據鎖存模式與雙邊沿數(shù)據鎖存模式相互轉換的任務,如圖2、圖3所示。
由于Nios系統(tǒng)內部數(shù)據傳輸時,都使用時鐘上升沿來鎖存數(shù)據;而IDE總線上傳輸?shù)腢ltra DMA數(shù)據,在Clock信號的上升沿和下降沿都有數(shù)據需要鎖存。因而硬盤接口部分兩側的數(shù)據,在傳輸時工作模式各不相同,需要進行必要的緩沖和模式轉換。
數(shù)據鎖存模式轉換模塊,用于在IDE總線上雙邊沿鎖存數(shù)據和系統(tǒng)內部單邊沿鎖存數(shù)據之間進行鎖存模式的轉換,這是系統(tǒng)設計的核心問題之一。具體來說,就是在讀取硬盤數(shù)據時需要將IDE總線上傳輸?shù)碾p邊沿鎖存數(shù)據轉換為系統(tǒng)內部使用的單邊沿鎖存數(shù)據;在寫硬盤操作時完成相反的任務。在設計時采用兩組寄存器對不同時鐘沿的信號進行鎖存,在時鐘頻率不變的基礎上,通過數(shù)據帶寬的擴展,完成雙邊沿到單邊沿的轉換功能;在單邊沿數(shù)據到雙邊沿數(shù)據的轉換過程中,采用相反的構架。
3 系統(tǒng)工作流程
系統(tǒng)在完成基于Ultra DMA的數(shù)據傳輸模式的硬盤訪問功能時,需要實現(xiàn)對硬盤數(shù)據通過Ultra I)MA模式進行的讀操作和寫操作。其具體的工作流程各不相同,主要區(qū)別在于:
①Nios系統(tǒng)內部的協(xié)調過程。作為系統(tǒng)處理核心的Nios處理器,必須向硬盤接口邏輯和DMA控制器中發(fā)送指令,使其按照設計要求執(zhí)行相應的操作。向硬盤接口邏輯部分發(fā)送讀寫硬盤的指令時,需要首先命令讀操作時使用FIFO對硬盤數(shù)據進行緩沖,在寫操作時將FIFO中的緩沖數(shù)據發(fā)送到硬盤中完成寫入操作;向DMA控制器部分發(fā)送指令,協(xié)調接口緩沖區(qū)FIFo和系統(tǒng)內存SDRAM中數(shù)據的交互過程,以完成對硬盤的讀寫操作。
②對硬盤的讀寫訪問操作。在對硬盤進行讀寫操作時,必須向硬盤的接口寄存器中發(fā)送DMA讀指令或寫指令,其指令碼和操作順序也不盡相同,如圖4、圖5所示。
4 系統(tǒng)的軟件實現(xiàn)
在Nios SDK Shell環(huán)境下,使用帶Monitor的bootloader程序,可以在程序Debug的同時監(jiān)控內部存儲器的變化,便于硬件設計的檢查和程序的調試。軟件的編寫主要采用C語言,部分嵌入了匯編語言。整個系統(tǒng)軟件設計中的重點是以下兩部分。
(1)Nios系統(tǒng)內DMA控制器的編程
在DMA傳輸過程中需要完成的操作有:①配置DMA控制器;②軟件啟動DMA外設,開始DMA傳輸;③DMA控制器的主設備讀端口從目標地址讀取數(shù)據,主設備寫端口向目標地址寫入數(shù)據;④DMA傳輸結束。
這一過程中,需要向DMA控制器的寄存器中寫入控制指令來開啟一次數(shù)據傳輸過程。要求初始化的寄存器有:status、readaddress、wi rte£Jddress、length和contiol。之后調用系統(tǒng)提供的DMA子程序開啟一次DMA操作,使用的DMA子程序有:nr_dma_opy_1_tO_rarlge(在原地址和目標地址之間,傳輸length長度的數(shù)據,原地址固定,而目標地址在每次傳輸后增加),用于完成數(shù)據讀取操作時,從FIFO緩沖區(qū)中向SDRAM里傳輸數(shù)據;nr_dma_copy_range_to_l(在原地址和目標地址之間,傳輸lengt長度的數(shù)據,目標地址固定,而原地址在每次傳輸后增加),用于完成數(shù)據寫操作時,從SDRAM里向FIFO中緩沖數(shù)據。
(2)硬盤的DMA讀寫命令
在對硬盤進行讀寫操作時須向硬盤的寄存器內寫入DMA讀指令(或寫指令)和相應參數(shù)后才可對硬盤中的數(shù)據進行訪問。在ATAPI 協(xié)議中規(guī)定了READ DMA指令和WRITE DMA指令的命令格式,需要向SectorCbunt、SectorNulmber、CyclindeLow、CyblindelrHigh、Device/Head、Command寄存器中寫入參數(shù)和命令代碼。其中讀指令的代碼是C8h、寫指令的代碼是CAh。在寫入命令后就可以對硬盤中的數(shù)據進行讀寫操作。
結 語
本系統(tǒng)使用Nios嵌入式系統(tǒng)在單芯片內實現(xiàn)了數(shù)據處理、存儲訪問、數(shù)據模式轉換等多個功能。采用Altera公司提供的Quartus II 和 SOPC Builder開發(fā)工具可以在完成接口功能設計后,快速進行系統(tǒng)的集成設計和系統(tǒng)仿真,最終可以在Altera提供的Cyclone系列芯片上實現(xiàn)整個系統(tǒng)設計。對Nios處理器重新編程可以在不改變系統(tǒng)硬件框架的基礎上,方便地增加系統(tǒng)的功能和處理效率,對系統(tǒng)的升級和再開發(fā)有很大的便利。