當前位置:首頁 > 嵌入式 > 嵌入式教程
[導讀]基于MC8051軟核的星載智能1394終端

1引言

  IEEE1394是一種高速串行總線,它最初是由Apple公司與20世紀80年代中期開發(fā)的FireWire總線。1995年,IEEE制定并頒布了IEEE 1394-1995標準,并在2000年推出了IEEE 1394a標準,可以支持100Mbps、200Mbps和400Mbps的傳輸速率。在最新的IEEE1394B標準中,支持的傳輸速率提高到了800Mbps、1.6Gbps和3.2Gbps。IEEE1394總線以其高傳輸速率的特點已經(jīng)在視頻傳輸、網(wǎng)絡互聯(lián)及計算機外設等領域有了廣泛的應用[1]。目前在航空[2]及航天應用中對大量數(shù)據(jù)的高速實時傳輸要求不斷提高,IEEE1394具有數(shù)據(jù)傳輸速率高、支持等時傳輸?shù)忍攸c,因而成為未來星載數(shù)據(jù)總線的選擇之一。

  在星載應用中,由于任務的多樣性,對星載總線接口的需求多種多樣。譬如部分載荷本身沒有集成1394接口卻需要用1394總線來傳輸數(shù)據(jù);或者幾個載荷需要共用一個1394總線接口;或者是載荷自身沒有帶微控制器等控制單元。并且各種載荷對外的數(shù)據(jù)接口也是各不相同的。這時就需要一種體積小,簡單并且易于擴充接口能的智能終端配合載荷一起工作。由于IEEE1394總線協(xié)議比較復雜,實際應用中大多數(shù)采用專用的1394總線芯片,面向專用系統(tǒng)的1394芯片都支持微處理器接口。常見的1394總線設計采用的是微處理器加上1394總線芯片及外圍邏輯芯片,這種設計方案需要的芯片數(shù)量多,接口設備體積大,擴充接口功能實現(xiàn)起來比較復雜。

  針對IEEE1394星載應用的實際需要,本文基于MC8051軟核,提出一種簡單、低功耗、小型化和易于擴展的IEEE1394智能終端設計方案,克服了以往1394總線接口硬件電路復雜、使用芯片多、體積大等缺點,并且可以很方便地擴展接口的其他功能。

  2 系統(tǒng)實現(xiàn)方案

  整個1934接口系統(tǒng)的框圖如圖1所示。采用的是Actel公司基于FLASH技術的ProASIC Plus系列FPGA芯片APA600。它具有單芯片上電即用、高性能和低功耗等特點[2]。由于上電即用,減小了電路板體積,有助于簡化電路設計。在方案試驗中使用的是TI公司的鏈路層芯片TSB12LV32[3]和物理層芯片TSB41AB[4]。TSB12LV32是一款高性能的通用IEEE1394a鏈路層芯片,用于在主控制器和1394物理層芯片以及連接到鏈路層DM口的外部設備之間的數(shù)據(jù)傳輸。它兼容IEEE1394-1995和P1394a標準,支持400、200和100Mbps的傳輸速率。提供可選的具有多種操作模式的8位/16位微控制器接口,最大支持60MHz。芯片內(nèi)部分別內(nèi)置了2K字節(jié)大小的通用接口FIFO和異步傳輸FIFO,用于微控制器接口和物理層接口之間的數(shù)據(jù)包傳送,8位/16位數(shù)據(jù)移動端口支持25MHZ下的等時、異步和數(shù)據(jù)流包的發(fā)送和接收。TSB41AB3是一款三端口兼容IEEE 1394-1995和P1394a標準400Mbps的物理層芯片.

在FPGA中整合了開源的兼容標準8051的微控制器IP核MC8051,將程序存儲器、程序存儲器、外部數(shù)據(jù)存儲器以及UART和定時器都集成在一片F(xiàn)PGA中??梢愿鶕?jù)任務需要很方便地在FPGA內(nèi)定制其他所需要的接口和邏輯單元,譬如AD/DA控制,CAN總線等。

  通過上述三個部分可以構成面向特定應用的完整的1394總線接口系統(tǒng)。

  3 基于MC8051 IP的1394總線接口設計

  3.1 Oregano Systems MC8051 IP Core¬[5]

  Oregano Systems公司發(fā)布的MC8051 IP Core是一個基于GUN LGPL的開源IP Core。它完全兼容標準的8051控制器,并且對其體系結構作了改進,在使用相同時鐘頻率情況下,將指令的執(zhí)行時間下降到1到4個時鐘周期,因此速度得到了十幾倍的提升,并且降低了功耗。MC8051模型是可綜合RTL風格,完全的同步設計,具有單一時鐘網(wǎng)絡,通過調(diào)整和修改VHDL代碼可以輕松地擴展其功能。具有128字節(jié)的片內(nèi)RAM,最高可以支持64K的ROM和RAM,并且集成了UART、定時器、中斷和4組8位的I/O口。

3.2 MC8051設計要點[!--empirenews.page--]

  3.2.1 MC8051參數(shù)配置

  MC8051提供了參數(shù)化設計,通過修改VHDL中的參數(shù)值可以很輕易的修改內(nèi)部模型,例如UART個數(shù),Timer個數(shù),選擇乘法器等。在本應用系統(tǒng)中不需要涉及乘除法運算,因此在配置文件mc8051_p.vhd中將常數(shù)C_IMPL_MUL, C_IMPL_DIV以及C_IMPL_DA的設置為0。

  3.2.2時鐘和RAM設計


  MC8051 IP核在Actel的APA600上綜合得到的最高時鐘頻率為15MHZ左右,為了使用于調(diào)試的串口波特率誤差最小,用Actel Libero內(nèi)的SmartGen產(chǎn)生11.0592MHz的時鐘作為系統(tǒng)時鐘。

  MC8051所需要的內(nèi)部RAM和RAM都應該調(diào)用器件的底層單元來實現(xiàn)。以128字節(jié)的內(nèi)部RAM為例。用SmartGen產(chǎn)生一個128*8大小的雙口RAM ram128_8.vhd,然后在mc8051_ram.vhd中例化。
3.2.3 ROM設計

  MC8051完全兼容標準8051芯片,可采用KEIL uVision開發(fā)環(huán)境,建立工程文件時候Select Device選擇 Oregano Systems的8051 IP Core, 然后編譯寫好的51程序,產(chǎn)生HEX文件。需要從HEX文件中得到程序數(shù)據(jù),這里簡單介紹一下HEX文件格式。HEX文件是由任意數(shù)量的十六進制記錄組成的,每個記錄包含5個域,他們以下面的格式排列[6]:

  :llaaaatt[dd…]cc

  HEX文件都是由冒號開頭的,ll是數(shù)據(jù)長度域,表示記錄中數(shù)據(jù)字節(jié)的個數(shù);aaaa為地址域,標識記錄中數(shù)據(jù)字節(jié)的開始地址;tt是記錄類型域,51程序產(chǎn)生的hex文件只有兩種記錄類型,包括數(shù)據(jù)記錄(00)和文件結束記錄(01);dd是數(shù)據(jù)域,表示一個字節(jié)的數(shù)據(jù)

  選用的Actel APA系列FPGA沒有底層的ROM單元,因此用VHDL設計實現(xiàn)ROM。通過了解了HEX文件的格式,編寫了從HEX文件讀取數(shù)據(jù)和地址信息,然后生成mc8051_rom.vhd文件,其中程序數(shù)據(jù)以常數(shù)的形式存在數(shù)組文件中。

  3.2.4 MC8051與TSB32LV32之間的接口

  鏈路層芯片微處理器接口包括16位寬的數(shù)據(jù)總線以及7位寬的地址總線。可以通過設置鏈路層芯片的COLDFIRE,M8BIT_SIZ0,MCMODE_SIZE這三個端口的狀態(tài),可以得到微處理器接口的各種不同操作模式,本設計中設置成16位MCS-MCA握手模式。

在系統(tǒng)頂層文件中對MC8051_top進行例化,連接MC8051與1394鏈路層芯片TSB12LV32。

  MC8051的4組I/O口都是將輸入和輸出分開的,所以每組都可以配置成輸入和輸出。我們通過MCS和MWR來控制DM    和P1、P2口的連接。 

  3.3 基于MC8051的1394總線控制實現(xiàn)

  MC8051通過TSB12LV32的微控制器接口實現(xiàn)對鏈路層和物理層內(nèi)部寄存器的讀取和設置,其中對鏈路層芯片的寄存器讀寫直接通過微控制器接口操作,而對物理層芯片寄存器讀寫是通過對鏈路層24H的Phy Access Register讀寫實現(xiàn)。

  1394芯片部分內(nèi)部寄存器需要在系統(tǒng)上電的時候初始化或者在運行時候進行設置,一些則需要在運行時被監(jiān)視以決定系統(tǒng)狀態(tài),而鏈路層內(nèi)部的異步發(fā)送FIFO和通用接收FIFO也是通過讀寫寄存器來訪問的。因此正確讀寫寄存器是1394接口實現(xiàn)中非常重要的一步。

  通過正確設置控制寄存器,DM口控制器寄存器等內(nèi)部寄存器便可以實現(xiàn)1394總線的各種傳輸模式的收發(fā)。

  對1394芯片的控制另外一個主要部分是對中斷的響應和處理。將TSB12LV32芯片的INT管腳與MC8051的int0相連,通過int0的下跳沿檢測中斷發(fā)生。TSB12LV32芯片中有兩個寄存器是和中斷相關的。設置10H的中斷屏蔽寄存器中相應的某一位為1,則的0CH中斷寄存器響應位便跳變?yōu)楦唠娖剑瑫r產(chǎn)生相應的中斷。當有中斷發(fā)生的時候,INT管腳變低電平,而清除中斷則需要往中斷寄存器相應位寫入1。因此我們在中斷發(fā)生時候,可以通過讀取中斷寄存器的值查看發(fā)生了哪種中斷,然后做出正確的響應。

  主要程序的流程圖如下:

 4 結論

  我們根據(jù)本文介紹的方案,設計和研制了基于mc8051的1394總線接口。經(jīng)過測試,1394總線系統(tǒng)工作正常。該總線接口具有集成度高,體積小,傳輸速率高等特點,同時可以根據(jù)實際任務需要很方便的擴充接口功能。本文介紹的方案對與1394總線接口的研究開發(fā)具有借鑒意義。

  本文作者創(chuàng)新點:將MC8051軟核應用與星載智能1394終端設計。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉