• 基于TMS320VC5509A的語(yǔ)音識(shí)別與控制系統(tǒng)

    設(shè)計(jì)并實(shí)現(xiàn)了一種基于定點(diǎn)數(shù)字信號(hào)處理器(DSP)的語(yǔ)音識(shí)別與控制系統(tǒng)。由音頻編解碼芯片(TLV320AIC23)負(fù)責(zé)采集語(yǔ)音信號(hào);以定點(diǎn)DSP(TMS320VC5509A)作為運(yùn)算處理單元;通過(guò)定點(diǎn)運(yùn)算與浮點(diǎn)運(yùn)算的有機(jī)結(jié)合,解決了處理速度與處理精度之間的矛盾;在保證處理速度的前提下,提高了運(yùn)算精度和識(shí)別率。

  • 基于TMS320C6713的磁懸浮動(dòng)量輪控制系統(tǒng)的硬件設(shè)計(jì)與應(yīng)用

    本文構(gòu)建了基于TMS320C6713的磁懸浮動(dòng)量輪控制系統(tǒng)的硬件平臺(tái),并借助該平臺(tái)進(jìn)行了控制軟件的開(kāi)發(fā),通過(guò)硬件系統(tǒng)優(yōu)良的性能很好地實(shí)現(xiàn)了外轉(zhuǎn)子動(dòng)量輪原理樣機(jī)在高速旋轉(zhuǎn)下的穩(wěn)定懸浮,基本滿足了各種性能指標(biāo),為下一步集中精力進(jìn)行控制算法的研究改進(jìn)和提高系統(tǒng)的性能提供了有力保證。

  • 基于DSP的圖象采集與處理系統(tǒng)的設(shè)計(jì)

    圖像處理系統(tǒng)的一個(gè)關(guān)鍵問(wèn)題就是數(shù)據(jù)量龐大,數(shù)據(jù)處理相關(guān)性高,實(shí)時(shí)實(shí)現(xiàn)比較困難。即使采用高速單片機(jī)也無(wú)法滿足實(shí)時(shí)處理的需求,而DSP芯片則具有速度快,信號(hào)處理功能強(qiáng)大,實(shí)時(shí)性好等特點(diǎn),因此,將DSP用于圖像處理可使這一難題得到較好的解決。

  • 基于OV6630圖像傳感器和DSP的圖像采集系統(tǒng)設(shè)計(jì)

    DSP是基于可編程超大規(guī)模集成電路和計(jì)算機(jī)技術(shù)發(fā)展起來(lái)的一門重要技術(shù),DSP芯片的快速數(shù)據(jù)采集與處理功能以及片上集成的各種功能模塊為DSP應(yīng)用于各種場(chǎng)合提供了極大的方便。而CMOS圖像傳感器與CCD相比,由于CMOS圖像傳感器能將時(shí)序處理電路和圖像信號(hào)的前端放大與數(shù)字化部分集成于一個(gè)芯片內(nèi),因而其發(fā)展一直受到業(yè)界的高度重視?,F(xiàn)在,隨著技術(shù)與工藝的發(fā)展,CMOS圖像傳感器不僅在噪聲上得到了有效改善,而且分辨率也得到了明顯提高。CMOS圖像傳感器將以其低廉的價(jià)格、實(shí)用的圖像質(zhì)量、高集成度和相對(duì)較少的功耗在視頻采集領(lǐng)域得到廣泛的應(yīng)用。為此,本文提出了一種基于DSP和CMOS圖像傳感器,同時(shí)由復(fù)雜可編程邏輯控制芯片CPLD控制的實(shí)時(shí)圖像采集系統(tǒng)的實(shí)現(xiàn)方案。

  • 基于TMS320VC5409的嵌入式WEB數(shù)據(jù)服務(wù)器的實(shí)現(xiàn)

    設(shè)計(jì)開(kāi)發(fā)了一種適用于對(duì)數(shù)據(jù)傳輸率有一定要求的WEB數(shù)據(jù)服務(wù)器系統(tǒng)。系統(tǒng)以TMS320VC5409 DSP為主處理器,通過(guò)與RTL8019AS芯片連接實(shí)現(xiàn)了以太網(wǎng)接口。完成了lwIP TCP/IP協(xié)議棧在TMS320VC5409的移植,并在應(yīng)用層實(shí)現(xiàn)了一個(gè)嵌入式WEB數(shù)據(jù)服務(wù)器。

  • 基于ADSP-BF561的H.264視頻編碼器的實(shí)現(xiàn)

    H.264/AVC是ITU-T VCEG和ISO/IEC MPEG聯(lián)合制定的最新視頻編碼國(guó)際標(biāo)準(zhǔn),是目前圖像通信研究領(lǐng)域的熱點(diǎn)技術(shù)之一。H.264的視頻編碼層(VCL)采用了許多新技術(shù),因而使其編碼性能有了大幅度提高。但這是以復(fù)雜度的成倍增加為代價(jià)的,這也使得H.264在實(shí)時(shí)視頻編碼及傳輸應(yīng)用中面臨著巨大的挑戰(zhàn)。因此,要滿足圖像壓縮的實(shí)時(shí)性要求,就需要對(duì)現(xiàn)有的H.264編解碼器進(jìn)行優(yōu)化。本文主要討論H.264系統(tǒng)的硬件平臺(tái)和任務(wù)流程,并針對(duì)基于DSP硬件平臺(tái)的特點(diǎn),介紹了從代碼級(jí)對(duì)算法進(jìn)行優(yōu)化,進(jìn)一步提高編碼算法的運(yùn)算速度,實(shí)現(xiàn)H.264實(shí)時(shí)編碼的具體方法。由于ADI Blackfin561是AD公司推出的一款高性能的數(shù)字信號(hào)處理器,它具有600MHz的主頻。為此,本文選擇其作為硬件平臺(tái),來(lái)探索在資源有限的DSP平臺(tái)上實(shí)現(xiàn)H.264編碼器的有效途徑。

  • 基于ADSP-BF533和EPM7160實(shí)現(xiàn)的多路UART接口電路設(shè)計(jì)

    目前,在數(shù)字信號(hào)處理技術(shù)中,DSP+CPLD是控制接口設(shè)計(jì)中比較常用的方式。然而,AD-SP-BF533雖有異步串口,但該芯片只有一個(gè)異步串口,當(dāng)一個(gè)系統(tǒng)中出現(xiàn)多個(gè)UART接口時(shí),ADSP-BF533就顯得無(wú)能為力了。為此,本文采用CPLD來(lái)實(shí)現(xiàn)多路UART接口的設(shè)計(jì),以滿足ADSP-BF533與多路UART接口的通信。

  • DSP控制的電力線通信模擬前端接口設(shè)計(jì)

     隨著電子技術(shù)和網(wǎng)絡(luò)技術(shù)的發(fā)展,運(yùn)用電力線作為載體進(jìn)行信號(hào)傳輸受到人們?cè)絹?lái)越多的重視,得到了越來(lái)越廣泛的應(yīng)用。電力線是當(dāng)今最普通、覆蓋面最廣的一種物理媒介,由其構(gòu)成的電力網(wǎng)是一個(gè)近乎天然的物理網(wǎng)絡(luò)。如何利用電力網(wǎng)的資源潛力,在不影響傳輸電能的前提下,將電力輸送網(wǎng)和通信網(wǎng)合二為一,使之成為繼電信、電話、無(wú)線通信、衛(wèi)星通信之后的又一通信網(wǎng),是多年來(lái)國(guó)內(nèi)外科技人員技術(shù)攻關(guān)的一個(gè)熱點(diǎn)。電力線載波通信就是在這種背景下產(chǎn)生的,它以電力網(wǎng)作為信道,實(shí)現(xiàn)數(shù)據(jù)傳遞和信息交換。電力線作為載波信號(hào)的傳輸媒介,是唯一不需要線路投資的有線通信方式。

  • 基于FPGA和ADSP的數(shù)字波束形成技術(shù)的工程實(shí)現(xiàn)

    數(shù)字波束形成技術(shù)充分利用陣列天線所獲取的空間信息,通過(guò)信號(hào)處理技術(shù)使波束獲得超分辨率和低副瓣的性能,實(shí)現(xiàn)了波束的掃描、目標(biāo)的跟蹤以及空間干擾信號(hào)的零陷,因而數(shù)字波束形成技術(shù)在雷達(dá)信號(hào)處理、通信信號(hào)處理以及電子對(duì)抗系統(tǒng)中得到了廣泛的應(yīng)用。數(shù)字波束形成是把陣列天線輸出的信號(hào)進(jìn)行AD采樣數(shù)字化后送到數(shù)字波束形成器的處理單元,完成對(duì)各路信號(hào)的復(fù)加權(quán)處理,形成所需的波束信號(hào)。只要信號(hào)處理的速度足夠快,就可以產(chǎn)生不同指向的波束。由于數(shù)字波束形成一般是通過(guò)DSP或FPGA用軟件實(shí)現(xiàn)的,所以具有很高的靈活性和可擴(kuò)展性。本文主要介紹了一個(gè)自適應(yīng)波束形成器的原理及其實(shí)現(xiàn)方法,結(jié)合當(dāng)今最先進(jìn)的可編程芯片,包括數(shù)字信號(hào)處理器(DSP),現(xiàn)場(chǎng)可編程邏輯門陣列(FPGA)實(shí)現(xiàn)了數(shù)字波束形成,適用于如3坐標(biāo)雷達(dá)系統(tǒng)等復(fù)雜陣列信號(hào)處理系統(tǒng)。其研制成果已應(yīng)用在多部相控陣?yán)走_(dá)中,縮小了我國(guó)在這個(gè)領(lǐng)域與其他國(guó)家之間的差距,具有重要的經(jīng)濟(jì)意義和軍事意義。

  • 一款適合課堂教學(xué)的簡(jiǎn)易單片機(jī)實(shí)驗(yàn)開(kāi)發(fā)器

    單片機(jī)應(yīng)用系統(tǒng)課程是目前電類專業(yè)的主干課之一,其操作性很強(qiáng),對(duì)于院校學(xué)生,光靠課堂上的教學(xué)是遠(yuǎn)不夠的,除了在課堂上要求學(xué)生掌握基本概念,了解單片機(jī)擴(kuò)展接口電路的設(shè)計(jì)方法和設(shè)計(jì)編制程序的流程之外,只有通過(guò)課外大量的實(shí)際操作,才能掌握單片機(jī)應(yīng)用系統(tǒng)的設(shè)計(jì)步驟,學(xué)會(huì)開(kāi)發(fā)單片機(jī)應(yīng)用系統(tǒng)基本方法。 本文根據(jù)AT89S52單片機(jī)具有的在系統(tǒng)編程功能,整合了一套成本低廉、取材容易、制作快捷、操作方便的單片機(jī)實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng)。該系統(tǒng)非常適合于課堂上或課堂外使用。

  • 基于Visual DSP++4.0開(kāi)發(fā)的TigerSHARC DSP多處理器系統(tǒng)及其應(yīng)用

    ADI公司的高性能數(shù)字信號(hào)處理器Tiger-SHARC系歹0包括ADSP-TS101S、ADSP-TS201S、ADSP-TS202S和ADSP-TS203S等芯片。它們被廣泛應(yīng)用于視頻和通信市場(chǎng),包括3G蜂窩和寬帶無(wú)線基站以及國(guó)防軍事設(shè)備,如戰(zhàn)地雷達(dá)、航空器和聲納等。目前,TigerSHARC高性能數(shù)字信號(hào)處理器已成為多個(gè)DSP并行處理應(yīng)用的實(shí)用標(biāo)準(zhǔn),對(duì)加快數(shù)字信號(hào)處理技術(shù)的發(fā)展和擴(kuò)大DSP的應(yīng)用起到了十分突出的促進(jìn)作用。Visual DSP++4.0是一種使用方便的集成調(diào)試開(kāi)發(fā)軟件平臺(tái),它支持ADI公司浮點(diǎn)系列處理器的各種產(chǎn)品(如SHARC系列,BLACKfin系列和TigerSHARC系列)。它可以通過(guò)可視化的圖形窗口方式與用戶進(jìn)行信息交換,也可以在窗口中進(jìn)行高效的工程管理,并輕松地在編輯、編譯和調(diào)試之間相互切換,以實(shí)現(xiàn)高效率的程序開(kāi)發(fā)。 本文結(jié)合某圖像實(shí)時(shí)處理系統(tǒng)的實(shí)現(xiàn),重點(diǎn)介紹了基于ADSP-TS201S的多處理器系統(tǒng)的構(gòu)建方法,討論了其數(shù)據(jù)傳輸?shù)哪J剑瑥亩鴮?shí)現(xiàn)了以Visual DSP++4.0為平臺(tái),面向ADSP-TS201S EZ-KitLite,并采用共享外部總線的模式構(gòu)成的MP系統(tǒng)。

  • 異步 DSP 核心設(shè)計(jì):更低功耗,更高性能

    直到最近,異步電路僅僅在非常必要時(shí)才使用。由于學(xué)術(shù)界的偏見(jiàn),它們通常被視為邊緣產(chǎn)品?,F(xiàn)在,許多商用設(shè)備已經(jīng)開(kāi)發(fā)了上述針對(duì)各類小眾市場(chǎng)的功能。 完全基于異步邏輯的通用 DSP 核心的出現(xiàn)表明,現(xiàn)有的工具、技術(shù)和知識(shí)創(chuàng)造的商用產(chǎn)品可應(yīng)用于更大的客戶群體。更吸引人的是,該設(shè)備可與任何現(xiàn)有 DSP 一樣進(jìn)行同樣的編程和操作。也就是說(shuō),這個(gè)解決方案在絲毫不影響可用性的基礎(chǔ)上,實(shí)現(xiàn)了異步技術(shù)的所有優(yōu)點(diǎn)。

  • 汽車?yán)瓌?dòng)MCU需求 廠商角逐新興市場(chǎng)

  • 八位電話通信產(chǎn)品微控制器系列(HOLTEK)

    HT95R23、HT95R33為HOLTEK半導(dǎo)體新開(kāi)發(fā)的八位電話通信產(chǎn)品微控制器系列

  • 八位10-Pin微控制器系列(HOLTEK)

    HT48R01A、HT46R01A為HOLTEK半導(dǎo)體新開(kāi)發(fā)的八位10-Pin微控制器系列,具有ROM為1K x 14、RAM為64 Bytes、I/O最多為8埠、Stack數(shù)目為4-level、內(nèi)建一個(gè)8 bit Timer。

發(fā)布文章