當(dāng)前位置:首頁(yè) > 消費(fèi)電子 > 消費(fèi)電子
[導(dǎo)讀]SpringSoft FPGA原型板因其速度快以及成本低廉的優(yōu)勢(shì),已被廣泛運(yùn)用來(lái)驗(yàn)證關(guān)鍵設(shè)計(jì)模塊或整套系統(tǒng)是否正確運(yùn)作。然而,原型板的設(shè)置不易,且缺乏信號(hào)能見(jiàn)度,因此在研發(fā)過(guò)程中,F(xiàn)PGA板配置工作經(jīng)常延誤,或局限于使用

SpringSoft FPGA原型板因其速度快以及成本低廉的優(yōu)勢(shì),已被廣泛運(yùn)用來(lái)驗(yàn)證關(guān)鍵設(shè)計(jì)模塊或整套系統(tǒng)是否正確運(yùn)作。然而,原型板的設(shè)置不易,且缺乏信號(hào)能見(jiàn)度,因此在研發(fā)過(guò)程中,F(xiàn)PGA板配置工作經(jīng)常延誤,或局限于使用在開(kāi)發(fā)階段的后期。為解決這一問(wèn)題,全球知名EDA工具供應(yīng)商SpringSoft近日推出ProtoLink Probe Visualizer,這款產(chǎn)品能夠大幅提升設(shè)計(jì)能見(jiàn)度,同時(shí)簡(jiǎn)化 FPGA 原型板的偵錯(cuò)工作。

新推出的 Probe Visualizer 采用創(chuàng)新的專利互連技術(shù)與軟件自動(dòng)增強(qiáng)功能,搭配領(lǐng)先業(yè)界的 Verdi HDL 偵錯(cuò)平臺(tái),不僅能夠縮短預(yù)制或定制設(shè)計(jì)原型板的驗(yàn)證時(shí)間,還能夠提高FPGA 原型板的投資回報(bào)率而將其運(yùn)用在系統(tǒng)芯片 (SoC) 設(shè)計(jì)的早期檢驗(yàn)階段。Probe Visualizer 能夠探測(cè)眾多信號(hào)并儲(chǔ)存大量頻率周期 (cycles) ,且能通過(guò)迅速的探針ECO (probe ECO) 流程,輕松地新增/改變信號(hào),同時(shí)運(yùn)用SpringSoft的 Verdi 自動(dòng)化偵錯(cuò)系統(tǒng),加速RTL級(jí) 的設(shè)計(jì)偵錯(cuò)操作,解決了上述窘境。

SpringSoft新品可簡(jiǎn)化 FPGA 原型板與早期 SoC系統(tǒng)驗(yàn)證工作

SpringSoft公司首席營(yíng)運(yùn)長(zhǎng)鄧強(qiáng)生表示:“正因?yàn)槲覀兛春迷万?yàn)證市場(chǎng),所以推出 Probe Visualizer,這款產(chǎn)品不僅是SpringSoft屢獲肯定的驗(yàn)證加強(qiáng)產(chǎn)品系列的生力軍,也是SpringSoft“加速?gòu)?fù)雜 SoC 設(shè)計(jì)功能收斂”使命的重大里程碑。”

SpringSoft驗(yàn)證技術(shù)與產(chǎn)品事業(yè)群副總經(jīng)理許有進(jìn)博士表示:“隨著 FPGA 的容量與效能益趨龐大且出色,越來(lái)越多的企業(yè)轉(zhuǎn)用 FPGA 原型方法進(jìn)行系統(tǒng)層驗(yàn)證工作。然而,設(shè)計(jì)復(fù)雜性與偵錯(cuò)能力仍是妨礙原型配置的關(guān)鍵因素。Probe Visualizer 減輕原型研發(fā)人員與 SoC 團(tuán)隊(duì)沉重的驗(yàn)證負(fù)擔(dān)。這款產(chǎn)品使用以軟件為基礎(chǔ)的直覺(jué)式方法,達(dá)到高水平的設(shè)計(jì)能見(jiàn)度;從早期 RTL 設(shè)計(jì)時(shí)間到最后的設(shè)計(jì)實(shí)現(xiàn)階段,協(xié)助您更輕松地進(jìn)行原型板偵錯(cuò)工作?!?BR>
在使用過(guò)SpringSoft新產(chǎn)品后,工業(yè)技術(shù)研究院資通所吳文慶組長(zhǎng)表示:“考慮到多核處理器 SoC 設(shè)計(jì)的復(fù)雜性,由于設(shè)計(jì)能見(jiàn)度不佳、偵錯(cuò)周期冗長(zhǎng)且需要不斷地重復(fù)工作才能夠變更探測(cè)信號(hào) (probe),成本所費(fèi)不貲,因此采用傳統(tǒng) FPGA 原型板偵錯(cuò)流程是不符實(shí)際的作法。SpringSoft的 ProtoLink Probe 讓我們能夠運(yùn)用更靈活的 FPGA 驗(yàn)證方法,并且在原型板上使用 Verdi 調(diào)試程序。初步成果讓我們信心大增,期待能夠?qū)⑦@種實(shí)時(shí)能見(jiàn)度以及更迅速的偵錯(cuò)優(yōu)勢(shì),運(yùn)用在更多系統(tǒng)原型上?!?BR>

能見(jiàn)度更高、偵錯(cuò)更迅速

Probe Visualizer 協(xié)助用戶增加探測(cè)信號(hào)的數(shù)量,從數(shù)十個(gè)增加至數(shù)千個(gè),能儲(chǔ)存探測(cè)信號(hào)數(shù)據(jù)長(zhǎng)達(dá)數(shù)百萬(wàn)的頻率周期,并且只需幾分鐘時(shí)間即可新增或變更探測(cè)信號(hào),不需要重復(fù)進(jìn)行冗長(zhǎng)的設(shè)置流程。您也可依據(jù)需求配置SpringSoft的 Siloti 能見(jiàn)度自動(dòng)增強(qiáng)系統(tǒng),決定需要觀測(cè)的最小信號(hào)組數(shù)量,達(dá)到最佳的設(shè)計(jì)能見(jiàn)度。探測(cè)信號(hào)數(shù)據(jù)會(huì)儲(chǔ)存并上傳至SpringSoft的 Fast Signal Database (FSDB) 中,供偵錯(cuò)工作使用。

Probe Visualizer 與SpringSoft Verdi HDL 偵錯(cuò)平臺(tái)密切整合,只需一次設(shè)計(jì)編譯操作,即可使用 Verdi 系統(tǒng)的進(jìn)階具體化與自動(dòng)追蹤功能。工程師可以跨多個(gè) FPGA 檢視波形,進(jìn)而分析設(shè)計(jì)行為,并且在他們最熟悉的 RTL 代碼環(huán)境中找出錯(cuò)誤的原因;與傳統(tǒng)方法相比較,偵錯(cuò)時(shí)間大幅縮短一半。在需要時(shí),只要由 Verdi 環(huán)境將額外的探測(cè)信號(hào) (probed signal) 拖曳至 Probe Visualizer 即可快速看到結(jié)果。由于可使用 Probe Visualizer 通過(guò)整合式版本管理 (revision management) 系統(tǒng)來(lái)追蹤探測(cè) ECO,因此在偵錯(cuò)過(guò)程中,也能夠依照需求迅速追溯至特定的版本。

功能齊備,操作便捷

Probe Visualizer 可在一般工程工作站上執(zhí)行,其中整合了軟件、硬件以及特定 IP,來(lái)執(zhí)行 FPGA 設(shè)置操作、探測(cè)信號(hào)調(diào)校與接口工作。軟件能夠?qū)㈩A(yù)先分塊(partition)的 FPGA 設(shè)置流程自動(dòng)化,并且在每一個(gè) FPGA 內(nèi)植入小型 soft IP 區(qū)塊,以萃取預(yù)先選定的探測(cè)信號(hào)。而硬件接口套件提供一切工作所需,將執(zhí)行 Probe Visualizer 軟件的工作站鏈接至原型板。其中包括定制的 ProtoLink 適配卡,可連結(jié)至 FPGA 原型板上常見(jiàn)的 J 連接器 (J-connector) 或 Mictor 連接器;以及將適配卡鏈接至工作站的高速光纖信道。適配卡具備內(nèi)建探測(cè)信號(hào)內(nèi)存 (Probe Memory),可儲(chǔ)存所有探測(cè)數(shù)據(jù),絕不占用 FPGA 資源。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車(chē)的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車(chē)技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車(chē)工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車(chē)。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車(chē) 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉