Mentor欲成立機構研究基于圖形的測試規(guī)范標準化
MentorGraphics日前宣布,為對基于圖形的測試規(guī)范標準的標準化問題進行研究,公司已提議成立新的Accellera標準委員會。為深化此項工作,MentorGraphics公司將把其現有的基于圖形的測試規(guī)范格式作為技術捐贈奉獻出來,以啟動標準化工作。
“MentorGraphics公司基于圖形的規(guī)范化技術,以其快速徹底的覆蓋設備狀態(tài)空間能力,為驗證領域帶來了惹人注目的新價值,”SyoSil咨詢公司的所有人兼總經理PeterJensen說。“這樣,我們便可以在模塊級采用UVM(通用驗證方法學)進行傳統(tǒng)的覆蓋率驅動驗證和在系統(tǒng)級采用嵌入式C測試程序進行智能軟件驅動驗證時,采用統(tǒng)一的基于圖形的描述。”
“采納最先進的功能驗證方法學在電子設計和驗證效率的最大化方面是至關重要的。通過采用基于圖形的測試技術,我們看到客戶的生產率實現了10倍增加,”MentorGraphics副總裁兼設計驗證技術部總經理JohnLenyo說。“根據客戶反饋,我們正在推進有關標準事宜的提議和推動工作,這不僅可為很多客戶帶來顯著收益,而且還打開了技術創(chuàng)新的大門。”
基于圖形的測試規(guī)范的諸多益處
基于圖形的測試規(guī)范可一舉三得。首先,它可使編寫和調試測試用例的時間壓縮50%或以上。對于現有的基于約束的SystemVerilogUVM測試來說,驗證工程師可利用基于圖形的規(guī)范格式來描述完全相同的測試空間,不但代碼行數不到原來的一半,而且還無需對測試意圖進行任何修改。這也意味著測試代碼本身的錯誤的數量有效減少,驗證工程師可將注意力從調試測試代碼轉移到調試設計上來。
其次,基于圖形的測試規(guī)范格式支持多種設計語言和多種驗證環(huán)境,可復用到設計意圖和驗證引擎中。無論對于用于模塊級仿真的SystemVerilogUVM測試環(huán)境,還是對于用于系統(tǒng)級仿真的嵌入式C測試程序來說,均可采用相同的基于圖形的測試規(guī)范。此外,它還可用于為微處理器指令集的驗證生成指令,甚至還可用在FPGA原型設計和芯片驗證等目標硬件上。
第三,借助基于圖形的測試規(guī)范的抽象性,在工具實施階段,可根據驗證需求采用不同的方法來應用該測試規(guī)范。比如,在驗證項目的早期階段,可根據基于圖形的測試規(guī)范對某工具下達相關指令,以系統(tǒng)化的方式來執(zhí)行該測試規(guī)范,從而快速提升功能覆蓋率。在后期,可對該工具下達相關指令,以完全隨機的方式來執(zhí)行該測試規(guī)范,從而為回歸測試的仿真集群(simulationfarm)產生浸泡測試激勵。
MentorGraphics公司對基于圖形的測試規(guī)范標準工作所做貢獻
對于驗證來說,基于圖形的規(guī)范格式并非新鮮事物。它以標準的巴科斯—諾爾范式(BNF)為基礎,在IBM的倡導下,已在多家公司的自動化編譯器測試中得到應用。其天然基本架構與典型的設計規(guī)范結構高度相似,需求映射簡單明了。MentorGraphics公司捐贈了經過擴展的基于圖形的規(guī)范格式,使得所有的標準環(huán)境,以及包括Verilog、VHDL、SystemVerilog、e、SystemC、C/C++、匯編碼等在內的各種語言均支持VLSI設計驗證。