摘要: 新思科技今年將結合三家廠商各自在模擬(Simulation)、仿真(Emulation)和除錯(Debug)領域的專業(yè)技術,推出下世代除錯平臺,進攻高需求量的行動裝置SoC驗證市場。
關鍵字: 新思科技,行動裝置,SoC
新思科技(Synopsys)今年將針對移動裝置系統(tǒng)單芯片(SoC)驗證市場火力全開。在去年陸續(xù)并購思源科技及法國仿真器廠商EVE后,新思科技今年將結合三家廠商各自在模擬(Simulation)、仿真(Emulation)和除錯(Debug)領域的專業(yè)技術,推出下世代除錯平臺,進攻高需求量的行動裝置SoC驗證市場。
新思科技驗證行銷資深總監(jiān)Michael Sanie表示,行動裝置為同時追求更多的功能、更低的耗電,紛紛採用SoC型態(tài)的處理器,不過,由于SoC硬體規(guī)格日趨復雜、軟體數(shù)量急遽上升,加上產品生命週期縮短,迫使晶片設計業(yè)者須投注更多的驗證開發(fā)時間及成本。
新思科技驗證行銷資深總監(jiān)Michael Sanie(圖左)表示,行動裝置功能不斷增加,將使SoC驗證挑戰(zhàn)愈來愈大。圖右為新思科技產品行銷總監(jiān)李新基。
Sanie分析,在愈來愈多的硬體平臺功能匯集后,工程師將面臨十倍以上的驗證復雜度,因此,目前業(yè)界聘用驗證工程師與電子設計工程師的數(shù)量幾乎是二比一,且投資于驗證產品的比例也相對提升。
為因應愈來愈多的行動裝置SoC設計驗證挑戰(zhàn),新思科技今年底前將推出下世代的除錯平臺,該平臺將結合思源科技招牌除錯器Verdi,及EVE旗下仿真器 —Zebu的功能特色,以縮短SoC驗證時間。此外,新除錯平臺亦針對具低耗電功能要求的積體電路(IC)加入功率意識(Power-aware)除錯功能。
新思科技產品行銷總監(jiān)李新基表示,過往新思科技的強項為軟體驗證層面的模擬器,然而,在新成員的助力下,新思科技可採用硬體層級的仿真器及除錯器,并整合叁者至同一平臺,加速驗證時間。
李新基指出,在開發(fā)驗證的過程當中,花費驗證工程師最多時間的便是除錯,約占總驗證時間的35%,而在新思科技的下世代的除錯平臺助力下,客戶將可省卻至少一半以上的驗證時間。
Sanie表示,不僅安謀國際(ARM)架構的處理器在行動裝置市場的攻勢連連,未來包括英特爾(Intel)及超微(AMD)在內的x86處理器業(yè)者,亦將擴大行動裝置市占,因此,新思科技未來將鎖定高階應用,以下世代的除錯平臺協(xié)助客戶產品快速問世。