當(dāng)前位置:首頁(yè) > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]Siemens 業(yè)務(wù)部門(mén) Mentor 今天宣布推出業(yè)內(nèi)最全面和高效的針對(duì)先進(jìn) IC 封裝設(shè)計(jì)的解決方案 — Xpedition® 高密度先進(jìn)封裝 (HDAP) 流程。

· Mentor® Xpedition® 高密度先進(jìn)封裝 (HDAP) 流程是業(yè)內(nèi)首個(gè)針對(duì)當(dāng)今最先進(jìn)的 IC 封裝設(shè)計(jì)和驗(yàn)證的綜合解決方案。

· 業(yè)內(nèi)獨(dú)一無(wú)二的 Xpedition Substrate Integrator 工具可快速實(shí)現(xiàn)異構(gòu)基底封裝組件的樣機(jī)制作。

· 針對(duì)物理封裝實(shí)施的新型 Xpedition Package Design 技術(shù)可確保設(shè)計(jì) Signoff 與驗(yàn)證的數(shù)據(jù)同步。

· Integrated Mentor HyperLynx® 技術(shù)提供了 2.5D/3D 仿真模型和設(shè)計(jì)規(guī)則檢查 (DRC),可在流片之前精確地識(shí)別和解決設(shè)計(jì)錯(cuò)誤。

· Calibre® 3DSTACK 技術(shù)可針對(duì)各種 2.5D 和 3D 疊層芯片組件進(jìn)行完整的 Signoff 驗(yàn)證。

Siemens 業(yè)務(wù)部門(mén) Mentor 今天宣布推出業(yè)內(nèi)最全面和高效的針對(duì)先進(jìn) IC 封裝設(shè)計(jì)的解決方案 — Xpedition® 高密度先進(jìn)封裝 (HDAP) 流程。這一全面的端到端解決方案結(jié)合了 Mentor® Xpedition、HyperLynx® 和 Calibre® 技術(shù),實(shí)現(xiàn)了快速的樣機(jī)制作和 GDS Signoff。相比已有的 HDAP 方法和技術(shù),全新 Mentor IC 封裝設(shè)計(jì)流程提供了更快速、更優(yōu)質(zhì)的結(jié)果。Xpedition HDAP 設(shè)計(jì)環(huán)境能夠在幾小時(shí)內(nèi)提供更早、更快速和準(zhǔn)確的“假設(shè)分析”樣機(jī)評(píng)估,相當(dāng)于現(xiàn)有工具和流程幾天或幾周的工作量,使客戶(hù)能夠在詳細(xì)實(shí)施之前探索和優(yōu)化 HDAP 設(shè)計(jì)。

隨著扇出晶圓級(jí)封裝 (FOWLP) 等先進(jìn)封裝技術(shù)的興起,IC 設(shè)計(jì)和封裝設(shè)計(jì)領(lǐng)域的融合也愈發(fā)明顯。這就為現(xiàn)有的傳統(tǒng)設(shè)計(jì)方法帶來(lái)了非同尋常的挑戰(zhàn),因此迫切需要更為高效的全新流程、方法和設(shè)計(jì)工具。從設(shè)計(jì)階段進(jìn)入制造階段時(shí),現(xiàn)有工具往往效率偏低,甚至完全無(wú)法使用。Mentor 獨(dú)一無(wú)二的 HDAP 解決方案已成功解決了這一問(wèn)題。該解決方案包含多層基底集成樣機(jī)制作以及具有 Foundry/OSAT 級(jí)驗(yàn)證和 Signoff 的詳細(xì)物理實(shí)施。

“預(yù)計(jì) FOWLP 在 2015 年至 2020 年內(nèi)的增長(zhǎng)率將達(dá)到驚人的 82%,”TechSearch International 公司總裁 Jan Vardaman 說(shuō)道,“但是,F(xiàn)OWLP 會(huì)干擾傳統(tǒng)的設(shè)計(jì)和制造供應(yīng)鏈。與其他高密度先進(jìn)封裝技術(shù)一樣,它將推動(dòng)對(duì)設(shè)備與封裝協(xié)同設(shè)計(jì)以及新流程的需求,如 Mentor HDAP 解決方案。”

獨(dú)一無(wú)二的 HDAP 集成、樣機(jī)制作和封裝設(shè)計(jì)技術(shù)

新的 HDAP 流程引入了兩項(xiàng)獨(dú)特的技術(shù)。第一個(gè)是 Xpedition Substrate Integrator 工具,它是一個(gè)圖形化、快速的虛擬原型設(shè)計(jì)環(huán)境,能夠探索異構(gòu) IC 并將其與中介層、封裝和 PCB 集成。它采用基于規(guī)則的方法優(yōu)化連接性、性能和可制造性,提供了針對(duì)整個(gè)跨領(lǐng)域基底系統(tǒng)的快速且可預(yù)測(cè)的組件樣機(jī)制作。第二個(gè)新技術(shù)是 Xpedition Package Designer 工具,它是一個(gè)完整的 HDAP 設(shè)計(jì)到掩模就緒的 GDS 輸出解決方案,能夠管理封裝物理實(shí)現(xiàn)。Xpedition Package Designer 工具使用內(nèi)置的 HyperLynx 設(shè)計(jì)規(guī)則檢查 (DRC) 在 Signoff 之前進(jìn)行詳細(xì)的設(shè)計(jì)內(nèi)檢查,并且 HyperLynx FAST3D 封裝解析器提供了封裝模型的創(chuàng)建。直接與 Calibre 工具集成,然后提供流程設(shè)計(jì)套件(PDK) Signoff。

針對(duì)設(shè)計(jì)內(nèi)檢查的集成 HyperLynx® 技術(shù)

Xpedition HDAP 流程與兩個(gè) Mentor HyperLynx 技術(shù)集成,實(shí)現(xiàn) 3D 信號(hào)完整性 (SI)/電源完整性 (PI),以及流程內(nèi)設(shè)計(jì)規(guī)則檢查 (DRC)。封裝設(shè)計(jì)師可使用 HyperLynx FAST 3D 場(chǎng)解析器進(jìn)行提取和分析,進(jìn)行 SI/PI 3D 模型仿真。HyperLynx DRC 工具可輕松識(shí)別和解決基底級(jí)別的 DRC 錯(cuò)誤,通常能夠在最終流片和 Signoff 驗(yàn)證之前發(fā)現(xiàn) 80%-90% 的問(wèn)題。

Calibre® 3DSTACK 技術(shù)

與 Xpedition Package Designer 工具集成之后,Calibre 3DSTACK 技術(shù)可提供 2.5D/3D 封裝物理驗(yàn)證。IC 封裝設(shè)計(jì)師可以在任何工藝節(jié)點(diǎn)對(duì)整個(gè)多芯片系統(tǒng)進(jìn)行設(shè)計(jì)規(guī)則檢查 (DRC) 和布局與原理圖 (LVS) 檢查,而無(wú)需破壞現(xiàn)有工具流程或要求新的數(shù)據(jù)格式,從而極大地減少了流片時(shí)間。

OSAT 聯(lián)盟計(jì)劃

Mentor 還推出了外包裝配和測(cè)試 (OSAT) 聯(lián)盟計(jì)劃,它是一個(gè)全局設(shè)計(jì)和供應(yīng)鏈資源,使無(wú)晶圓廠(chǎng)客戶(hù)能夠更輕松地采納新興的 HDAP 技術(shù)。OSAT 聯(lián)盟計(jì)劃包含了針對(duì)驗(yàn)證與 Signoff 流程的經(jīng)驗(yàn)證的設(shè)計(jì)流程、工具套件和最佳實(shí)踐建議,旨在創(chuàng)建能夠?qū)崿F(xiàn)最優(yōu)質(zhì)結(jié)果的 HDAP 項(xiàng)目。

“Mentor 推出的新 Xpedition HDAP 解決方案結(jié)合了來(lái)自 Xpediton、HyperLynx 和 Calibre 經(jīng)驗(yàn)證的業(yè)內(nèi)先進(jìn)技術(shù),”Mentor BSD 副總裁兼總經(jīng)理 A.J. Incorvaia 說(shuō)道,“眾多公司正在尋找經(jīng)驗(yàn)證的集中式 FOWLP 解決方案,能夠結(jié)合晶圓代工廠(chǎng)和 OSAT 設(shè)計(jì)和制造 Signoff 支持。Xpedition HDAP 流程為客戶(hù)提供了統(tǒng)一的設(shè)計(jì)和驗(yàn)證環(huán)境,用于晶圓代工廠(chǎng)的 Signoff 就緒設(shè)計(jì)。”

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀(guān)點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車(chē)的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車(chē)技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車(chē)工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車(chē)。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車(chē) 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶(hù)希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱(chēng),數(shù)字世界的話(huà)語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱(chēng)"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉