O 引言 電路中的功率消耗源主要有以下幾種:由邏輯轉換引起的邏輯門對負載電容充、放電引起的功率消耗;由邏輯門中瞬時短路電流引起的功率消耗;由器件的漏電流引起的消耗,并且每引進一次新的制造技術會導致漏
在此基于Altera公司的現(xiàn)場可編程門陣列(FPGA)芯片EP2C8F256C6,采用最小均方算法設計了自適應譜線增強(ALE)處理系統(tǒng)。以FPGA為處理核心,實現(xiàn)數(shù)據(jù)采樣控制、數(shù)據(jù)延時控制、LMS核心算法和輸出存儲控制等。充分利用FPGA高速的數(shù)據(jù)處理能力和豐富的片內乘法器,設計了LMS算法的流水線結構,保證整個系統(tǒng)具有高的數(shù)據(jù)吞吐能力和處理速度。并且通過編寫相應的VHDL程序在QuartusⅡ軟件上進行仿真,仿真結果表明該設計可以快速、準確地實現(xiàn)自適應譜線增強。
脈沖-寬度-高度調制乘法器雙稱為時間分割乘法器。這類乘法器電路原理圖如圖5.4-24A所示。圖中,三角波電壓UT和模擬輸入電壓UY相加,然后通過零電平比較器,得到不對稱方波控制電壓U2。U2的工作周期取決于UY的大小和極
電路的功能采用環(huán)形調制電路可進行載波抑制調制,這是高頻電路中用得較多。在低頻電路中,由于變壓器較大,通常采用單片IC乘法器。本電路通過開關轉換可具有同樣功能,其特點是不受頻率下限的制約。電路工作原理用模
近年來,隨著集成芯片制造技術的發(fā)展,可編程邏輯器件(PLD)在速度和集成度兩方面得到了飛速提高。由于它具有功耗低、體積小、集成度高、速度快、開發(fā)周期短、費用低、用戶可定義功能及可重復編程和擦寫等許多優(yōu)點,
近年來,隨著集成芯片制造技術的發(fā)展,可編程邏輯器件(PLD)在速度和集成度兩方面得到了飛速提高。由于它具有功耗低、體積小、集成度高、速度快、開發(fā)周期短、費用低、用戶可定義功能及可重復編程和擦寫等許多優(yōu)點,
新一代CPLD及其應用
數(shù)字信號處理模塊是接收機系統(tǒng)的核心部分,系統(tǒng)要求數(shù)字信號處理模塊能實時處理ADC變換后的數(shù)字信號,并用軟件的方法來實現(xiàn)大量的無線電功能,這些功能包括:多通道校準、編解碼、調制解調、濾波、同步、盲均衡、
摘要:在數(shù)字信號處理中經(jīng)常需要進行乘法運算,乘法器的設計對整個器件的性能有很大的影響,在此介紹20×18比特定點陣列乘法器的設計。采用基4-Booth算法和4-2壓縮的方案,并采用先進的集成電路工藝,使用SMIC O.18