隨著數(shù)字多媒體的應(yīng)用日漸廣泛,視頻解碼在嵌入式系統(tǒng)設(shè)計(jì)中變成一個(gè)基本要素。視頻標(biāo)準(zhǔn)有多種,依賴于產(chǎn)品可實(shí)施其中的一個(gè)或者多個(gè)標(biāo)準(zhǔn)。當(dāng)然這不是全部,視頻僅僅是多媒體碼流的一部分,另外還有音頻或者語音需要并行處理。因此,一個(gè)精確的處理存儲(chǔ)或數(shù)據(jù)流的同步層是必需的。此外,視頻解碼本身對性能要求較高,需要不同于先前基于語音和信息應(yīng)用的系統(tǒng)架構(gòu);這就對便攜系統(tǒng)提出了特殊挑戰(zhàn),而桌面應(yīng)用同樣面臨這些問題。
由于plc結(jié)構(gòu)緊湊、可靠性高、靈活性強(qiáng),因而廣泛應(yīng)用于各種自動(dòng)化系統(tǒng)?,F(xiàn)在普遍采用觸摸屏加plc的方法來監(jiān)控設(shè)備,但觸摸屏視角窄、不適應(yīng)惡劣環(huán)境,且plc的數(shù)據(jù)存儲(chǔ)能力相當(dāng)有限、不易實(shí)現(xiàn)大規(guī)模網(wǎng)絡(luò)互聯(lián)。有鑒于此,我們采用優(yōu)秀的可視化軟件visual basic,由計(jì)算機(jī)加plc組建監(jiān)控系統(tǒng)。該系統(tǒng)既克服了由觸摸屏加plc組建的監(jiān)控系統(tǒng)的不足,又可完成對設(shè)備的實(shí)時(shí)監(jiān)控。
FPGA能為今天許多需要DSP功能的復(fù)雜應(yīng)用提供快速、低成本的解決方案。不過,許多DSP工程師在傳統(tǒng)上擅長軟件開發(fā),當(dāng)涉及到硬件時(shí)他們可能就不知道該從何下手?;旧希腥N設(shè)計(jì)方法供DSP工程師加以考慮:采用知識(shí)產(chǎn)權(quán)(IP)進(jìn)行設(shè)計(jì)、采用硬件描述語言(HDL)的傳統(tǒng)設(shè)計(jì)方法、以及使用現(xiàn)在的一些新工具把C語言編譯到硬件中。
與非網(wǎng)(EEFOCUS)電子產(chǎn)業(yè)社區(qū)平臺(tái)為中國電子行業(yè)首家采用強(qiáng)大技術(shù)平臺(tái),由專業(yè)的電子技術(shù)編輯服務(wù),為全球3000家知名半導(dǎo)體廠家及電子技術(shù)系統(tǒng)廠商提供技術(shù)信息發(fā)布、廠商網(wǎng)站、技術(shù)社區(qū)建設(shè)服務(wù),并以電子術(shù)語詞典,集成電路數(shù)據(jù)手冊查詢,電子產(chǎn)品新聞訪談資訊信息以及互動(dòng)技術(shù)交流社區(qū)為上百萬電子技術(shù)工程師以及高校師生提供最完整的電子技術(shù)信息查詢和交流服務(wù)。
分時(shí)操作系統(tǒng)把CPU的時(shí)間劃分成長短基本相同的時(shí)間區(qū)間,即"時(shí)間片",操作系統(tǒng)輪流分配給各個(gè)作業(yè)使用。某個(gè)作業(yè)在時(shí)間片結(jié)束完成,該作業(yè)將被掛起,等待下一輪循環(huán)再繼續(xù)做。分時(shí)操作系統(tǒng)主要具有以下3個(gè)特點(diǎn):多路性,用戶通過各自的終端,可以同時(shí)使用一個(gè)系統(tǒng)。及時(shí)性,用戶提出的各種要求,能在較短或可容忍的時(shí)間內(nèi)得到響應(yīng)和處理。獨(dú)占性,在分時(shí)系統(tǒng)中,雖然允許多個(gè)用戶同時(shí)使用一個(gè)CPU,但用戶之間操作獨(dú)立,互不干涉。
在利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘積-積結(jié)構(gòu)相比,具有并行處理的高效性特點(diǎn)。詳細(xì)研究了基于FPGA、采用分布式算法實(shí)現(xiàn)FIR數(shù)字濾波器的原理和方法,并通過Xilinx ISE在Modelsim下進(jìn)行了仿真。
本文介紹基于ARM體系的嵌入式應(yīng)用系統(tǒng)初始化部分BSP的程序設(shè)計(jì)。
本文闡述了專為可編程邏輯優(yōu)化的Reed Solomon編譯碼器的使用及其結(jié)果。詳細(xì)地描述了幾種不同編譯碼器的設(shè)計(jì),并分析了它們資源需求和編譯碼性能。
盡管H.264/AVC承諾將此已有視頻編碼標(biāo)準(zhǔn)具有更高的編碼效率,它仍為系統(tǒng)架構(gòu)師、DSP 工程師和硬件設(shè)計(jì)人員帶來了巨大的工程設(shè)計(jì)挑戰(zhàn)。H.264/AVC 標(biāo)準(zhǔn)引入了自 1990 年推出 H.261 之后視頻編碼標(biāo)準(zhǔn)演進(jìn)過程中出現(xiàn)的大部分重大改變和算法間斷 (algorithmic discontinuities)。
隨著Internet的迅猛發(fā)展和各種無線業(yè)務(wù)需求的增加,目前以承載單一話音業(yè)務(wù)為主的無線通信網(wǎng)已經(jīng)越來越不適應(yīng)人們的需要,所以,以大容量、高數(shù)據(jù)率和承載多媒體業(yè)務(wù)為目的的第三代移動(dòng)通信系統(tǒng)(IMT-2000)成為無線通信的發(fā)展方向。
介紹3-DES算法的概要;以Xilinx公司SPARTANII結(jié)構(gòu)的XC2S100為例,闡述用FPGA高速實(shí)現(xiàn)3-DES算法的設(shè)計(jì)要點(diǎn)及關(guān)鍵部分的設(shè)計(jì)。
本文提出了一種使用FPGA 實(shí)現(xiàn)誤碼率測試的設(shè)計(jì)及實(shí)現(xiàn)方法。該設(shè)計(jì)可通過FPGA 內(nèi)建的異步串行接口向主控計(jì)算機(jī)傳遞誤碼信息,也可以通過數(shù)碼管實(shí)時(shí)顯示一段時(shí)間內(nèi)的誤碼率。文章先介紹了系統(tǒng)構(gòu)成和工作流程,然后重點(diǎn)分析了關(guān)鍵技術(shù)的實(shí)現(xiàn)。
在設(shè)計(jì)大型FPGA信號(hào)處理系統(tǒng)時(shí),設(shè)計(jì)師往往需要很長的仿真時(shí)間。FPGA設(shè)計(jì)工具(例如賽靈思的System Generator for DSP)通過提供穩(wěn)固的硬件在環(huán)路(hardware-in-the-loop)接口,允許用戶直接利用FPGA硬件進(jìn)行設(shè)計(jì)仿真,從而解決仿真時(shí)間過長的問題。這些接口允許用戶利用硬件進(jìn)行部分設(shè)計(jì)仿真,從而在相當(dāng)程度上加快了仿真速度(通??蛇_(dá)一個(gè)數(shù)量級(jí)或更多)。同時(shí),利用硬件在環(huán)接口還使系統(tǒng)具備了實(shí)時(shí)FPGA硬件調(diào)試和驗(yàn)證功能。
介紹了基于數(shù)字信號(hào)處理器的短波分集合成接收機(jī)的組成、基本原理以及實(shí)現(xiàn)分集合成和數(shù)字解調(diào)的相關(guān)算法。
介紹了3DES加密算法的原理并詳盡描述了該算法的FPGA設(shè)計(jì)實(shí)現(xiàn)。采用了狀態(tài)機(jī)和流水線技術(shù),使得在面積和速度上達(dá)到最佳優(yōu)化;添加了輸入和輸出接口的設(shè)計(jì)以增強(qiáng)該算法應(yīng)用的靈活性。各模塊均用硬件描述語言實(shí)現(xiàn),最終下載到FPGA芯片Stratix EP1S25F780C5中。