引 言 軟件的可靠性一直是一個(gè)關(guān)鍵問題。任何使用軟件的人都可能會經(jīng)歷計(jì)算機(jī)死機(jī)或程序跑飛的問題,這種情況在嵌入式系統(tǒng)中也同樣存在。由于單片機(jī)的抗干擾能力有限,在工業(yè)現(xiàn)場的儀器儀表中,常會由于電壓不穩(wěn)、
本文所提出的基于多路移相時(shí)鐘的等精度瞬時(shí)測頻模塊具有電路簡單,性價(jià)比高的特點(diǎn),可用于捷變頻脈沖調(diào)制雷達(dá)脈內(nèi)測頻。最為核心的測頻電路完全在FPGA內(nèi)部構(gòu)建,輸入的標(biāo)準(zhǔn)時(shí)鐘僅為10 MHz,不僅減小了布線和制板的難度,而且大幅提高了模塊的抗干擾能力保證了測量精度。整個(gè)測頻模塊用一塊板卡實(shí)現(xiàn),通過測試達(dá)到預(yù)期效果,證明該設(shè)計(jì)方案具有很高的實(shí)用性。
引 言 軟件的可靠性一直是一個(gè)關(guān)鍵問題。任何使用軟件的人都可能會經(jīng)歷計(jì)算機(jī)死機(jī)或程序跑飛的問題,這種情況在嵌入式系統(tǒng)中也同樣存在。由于單片機(jī)的抗干擾能力有限,在工業(yè)現(xiàn)場的儀器儀表中,常會由于電壓不穩(wěn)、
如何控制IC的功耗
基于 PIC18F8520 的 GPS 精準(zhǔn)時(shí)鐘實(shí)現(xiàn)
利用FPGA實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA設(shè)計(jì)必須特別小心,需要注意最大時(shí)鐘速率、抖動(dòng)、最大時(shí)鐘數(shù)、異步時(shí)鐘設(shè)計(jì)和時(shí)鐘/數(shù)據(jù)關(guān)系。設(shè)計(jì)過程中最重要的一步是確定要
目前廣泛使用的3 1/2~5 1/2位數(shù)字電壓表(DVM),大多選用雙積分式或多重積分式單片A/D轉(zhuǎn)換器。其優(yōu)點(diǎn)是電路簡單,抗串模干擾能力強(qiáng),成本較低。只要設(shè)計(jì)的時(shí)鐘頻率F0恰好等于50HZ的整倍數(shù),電網(wǎng)串模干擾就被完全抑制
FPGA的功耗高度依賴于用戶的設(shè)計(jì),沒有哪種單一的方法能夠?qū)崿F(xiàn)這種功耗的降低,如同其它多數(shù)事物一樣,降低功耗的設(shè)計(jì)就是一種協(xié)調(diào)和平衡藝術(shù),在進(jìn)行低功耗器件的設(shè)計(jì)時(shí),人們必須仔細(xì)權(quán)衡性能、易用性、成本、密度
FPGA低功耗設(shè)計(jì)注意事項(xiàng)
FPGA低功耗設(shè)計(jì)注意事項(xiàng)
FPGA的功耗高度依賴于用戶的設(shè)計(jì),沒有哪種單一的方法能夠?qū)崿F(xiàn)這種功耗的降低,在進(jìn)行低功耗器件的設(shè)計(jì)時(shí),人們必須仔細(xì)權(quán)衡性能、易用性、成本、密度以及功率等諸多指標(biāo)。 盡管基于90nm工藝的FPGA的功耗已低于先
FPGA的低功耗設(shè)計(jì)分析
FPGA的低功耗設(shè)計(jì)分析
0 引言 隨著半導(dǎo)體工藝的迅速發(fā)展,嵌入式處理器和DSP的設(shè)計(jì)越來越復(fù)雜,其開發(fā)調(diào)試工作也日趨重要,因此處理器平臺提供強(qiáng)大的調(diào)試系統(tǒng)已成為設(shè)計(jì)中必不可少的一部分。 嵌入式處理器調(diào)試系統(tǒng)使用硬件仿真器
北京時(shí)間11月1日晚間消息,據(jù)國外媒體周一報(bào)道,由于歐洲已開始實(shí)施冬令時(shí),而蘋果iPhone手機(jī)操作系統(tǒng)的一處漏洞導(dǎo)致手機(jī)鬧鐘推遲一個(gè)小時(shí)。iPhone的普通時(shí)鐘可以自動(dòng)應(yīng)對冬令時(shí),將時(shí)間自動(dòng)后調(diào)一個(gè)小時(shí)。但鬧鐘卻不
如今,智能手機(jī)中以應(yīng)用為中心的設(shè)計(jì)已經(jīng)成為主流趨勢,同時(shí)這類設(shè)計(jì)中的外設(shè)功能如各種調(diào)制解調(diào)器已經(jīng)被卸載到各種獨(dú)立的芯片組中。導(dǎo)致這種結(jié)果的原因有許多,一部分是由于激烈的市場競爭所致,包括那種希望通
基于WM8994設(shè)計(jì)智能手機(jī)的訣竅
在許多設(shè)計(jì)中,功耗已經(jīng)變成一項(xiàng)關(guān)鍵的參數(shù)。在高性能設(shè)計(jì)中,超過臨界點(diǎn)溫度而產(chǎn)生的過多功耗會削弱可靠性。在芯片上表現(xiàn)為電壓下降,由于片上邏輯不再是理想電壓條件下運(yùn)行的那樣,功耗甚至?xí)绊憰r(shí)序。為了處
目前,在嵌入式產(chǎn)品的研發(fā)中,低檔微處理器軟件多采用裸機(jī)開發(fā)模式實(shí)現(xiàn)。在這種開發(fā)模式中,常有如下需求: (1) 在經(jīng)歷特定的時(shí)間段后,執(zhí)行特定操作; (2) 根據(jù)給定周期執(zhí)行特定操作?! 鹘y(tǒng)的作法是利用