以下內(nèi)容中,小編將對(duì)直接數(shù)字式頻率合成器的相關(guān)內(nèi)容進(jìn)行著重介紹和闡述,希望本文能幫您增進(jìn)對(duì)直接數(shù)字式頻率合成器的了解,和小編一起來看看吧。
摘要:波形平滑、頻率穩(wěn)定的正弦信號(hào)是仿真研究的重要前提。為了能夠方便地產(chǎn)生此信號(hào),文章提出了一種基于DDS技術(shù)的正弦信號(hào)發(fā)生器的設(shè)計(jì)方法。該方法利用FPGA芯片及D/A轉(zhuǎn)換器,采用直接數(shù)字頻率合成(DDS)技術(shù),設(shè)計(jì)并實(shí)現(xiàn)了相位、頻率可控的相位相差120的三相正弦信號(hào)發(fā)生器。同時(shí)把在Matlab環(huán)境中用DSPBuilder畫的原理圖轉(zhuǎn)化為VHDL語(yǔ)言,然后通過信號(hào)分析在Quartusll中模擬仿真,最終下載到FPGA試驗(yàn)箱,這樣,接上示波器即可觀察到三相正弦信號(hào)。文章給出了基于FPGA的三相正弦信號(hào)波形的設(shè)計(jì)方法,并經(jīng)軟件仿真測(cè)試驗(yàn)證及硬件測(cè)試,結(jié)果表明,該系統(tǒng)具有較高的精度和穩(wěn)定性。
現(xiàn)代直接數(shù)字頻率合成器(DDS)通常利用累加器和數(shù)字頻率調(diào)諧字(FTW)在累加器輸出端產(chǎn)生周期性的N位數(shù)字斜坡(見圖1)。 此數(shù)字斜坡可依據(jù)公式1定義DDS的輸出頻率(fO),其中f