Mega8是一款高性能、低功耗,采用先進(jìn)RISC精簡(jiǎn)指令,內(nèi)置PWM和A/D的8位單片機(jī),用它設(shè)計(jì)數(shù)字功放不僅成本低、硬件簡(jiǎn)單,而且易實(shí)現(xiàn)各種擴(kuò)展功能。文中介紹了如何利用AVR系列單片機(jī)mega8及新型VMOS管IRF7389來(lái)設(shè)計(jì)高效數(shù)字功放的方法,同時(shí)給出了相應(yīng)的電路原理圖、程序流程和測(cè)試結(jié)果。
圖1 所示附加電路能產(chǎn)生 1 ~ 15 個(gè)突發(fā)脈沖以及1 ~ 15個(gè)突發(fā)脈沖間隔
介紹了12位模擬I/O PC/104模塊Diamond-MM-AT的主要參數(shù)、內(nèi)部結(jié)構(gòu)、引腳功能及特性。
論述VHDL中Loop語(yǔ)句動(dòng)態(tài)表達(dá)式的可綜合性問(wèn)題,提出三種解決方法:直接代入法、邊界擴(kuò)充法和計(jì)數(shù)器法,并對(duì)比這三類方法的適用性。
簡(jiǎn)要介紹了CPLD/FPGA器件的特點(diǎn)和應(yīng)用范圍,并以分頻比為2.5的半整數(shù)分頻器的設(shè)計(jì)為例,介紹了在MAX+plus II開(kāi)發(fā)軟件下,利用VHDL硬件描述語(yǔ)言以及原理圖的輸入方式來(lái)設(shè)計(jì)數(shù)字邏輯電路的過(guò)程和方法。
文章結(jié)合在開(kāi)發(fā)基于現(xiàn)場(chǎng)總線技術(shù)的狀態(tài)監(jiān)測(cè)系統(tǒng)中遇到的實(shí)際問(wèn)題,提出了一種采用現(xiàn)場(chǎng)可編程門陣列(FPGA)器件EP1C6Q設(shè)計(jì)的水輪機(jī)組轉(zhuǎn)速測(cè)量系統(tǒng)的實(shí)現(xiàn)方案,并給出了詳細(xì)的電路組成結(jié)構(gòu)。
文中介紹了如何利用AVR系列單片機(jī)mega8及新型VMOS管IRF7389來(lái)設(shè)計(jì)高效數(shù)字功放的方法,同時(shí)給出了相應(yīng)的電路原理圖、程序流程和測(cè)試結(jié)果。
摘要:介紹一種新型PWM輸出的方式。它是用89C51作為主控部分,用8254-2可編程定時(shí)器/計(jì)數(shù)器來(lái)實(shí)現(xiàn)1Hz~3kHz步進(jìn)式PWM的輸出;具有分辨率高、反應(yīng)速度快及占用CPU時(shí)間少的優(yōu)點(diǎn)。