與非門(英語:NAND gate)是數(shù)字電路的一種基本邏輯電路。是與門和非門的疊加,有多個輸入和一個輸出。 [1] 若當(dāng)輸入均為高電平(1),則輸出為低電平(0);若輸入中至少有一個為低電平(0),則輸出為高電平(1)。
用以實現(xiàn)基本邏輯運算和復(fù)合邏輯運算的單元電路稱為門電路。常用的門電路在邏輯功能上有與門、或門、非門、與非門、或非門、與或非門、異或門等幾種。
CMOS看,由于制造工藝的改進,CMOS電路的性能有可能超越TTL而成為占主導(dǎo)地位的邏輯器件 。CMOS電路的工作速度可與TTL相比較,而它的功耗和抗干擾能力則遠優(yōu)于TTL。此外,幾乎所有的超大規(guī)模存儲器件 ,以及PLD器件都采用CMOS藝制造,且費用較低。
用以實現(xiàn)基本邏輯運算和復(fù)合邏輯運算的單元電路稱為門電路。常用的門電路在邏輯功能上有與門、或門、非門、與非門、或非門、與或非門、異或門等幾種。
為增進大家對CMOS的認(rèn)識,本文將對CMOS門電路設(shè)計規(guī)則、CMOS的接口電路問題以及CMOS輸入端的保護問題予以介紹。
;;;; ;1.或門電路圖形符號;;; 圖11-64(a)所示為過去規(guī)定的或門電路的電路圖形符號,方框中用+號表示是或邏輯。圖11-64(b)所示最新規(guī)定的或門電路圖形符號,注意新規(guī)定中的
TTL電路的主要性能指標(biāo)1.電路的關(guān)態(tài)-指電路的輸出管處于截止工作狀態(tài)時的電路狀態(tài),此時在電路輸出端可得到 VO=VOH,電路輸出高電平。2. 電路的開態(tài)-指電路的輸出管處于飽和工作狀態(tài)時的電路狀態(tài),此時在輸出端可得到
內(nèi)容:1TTL擴展門電路——用TTL與非門構(gòu)成的其它門電路 1.1非門 1.2TTL與非門擴展的與門 1.3TTL與非門擴展的與或非門和或非門 1.4TTL與非門擴展的或門 1.5TTL擴展異或門 1.6TTL輸出管集電極開路門(OC門) 1.7TTL與非門
如圖:為二極管與門電路,Vcc = 10v,假設(shè)3v及以上代表高電平,0.7及以下代表低電平,下面根據(jù)圖中情況具體分析一下,1.Ua=Ub=0v時,D1,D2正偏,兩個二極管均會導(dǎo)通,此時Uy點電壓即為二極管導(dǎo)通電壓,也就是D1,D2導(dǎo)