消除模數(shù)轉換鏈路中的數(shù)字反饋可能是一個挑戰(zhàn)。在把數(shù)字輸出與模擬信號鏈路及編碼時鐘隔離開來的板級設計過程中,即使在極為謹慎的情況下,模數(shù)轉換器 (ADC) 輸出頻譜中也
包含千兆采樣率ADC的系統(tǒng)設計會遇到許多復雜情況。面臨的主要挑戰(zhàn)包括時鐘驅(qū)動、模擬輸入級和高速數(shù)字接口。本文探討了如何才能克服這些挑戰(zhàn),并給出了在千兆赫茲的速度下進
連接/參考器件 AD7988-1 16位、100 kSPS PulSAR ADC AD8641低功耗、軌到軌輸出精密單通道JFET運算放大器 ADR435超低噪聲XFET 5.0 V基準電壓源,具有吸電流和源電流
連接/參考器件AD7988-5 16位、500 kSPS PulSAR ADCOP1177精密、低噪聲、低輸入偏置電流運算放大器ADR435超低噪聲XFET® 5.0 V基準電壓源,具有吸電流和源電流能力評估和設計支持電路評估板CN-0305電路評估板(EVAL
多模/數(shù)轉換器(ADC)系統(tǒng)所能達到的精度直接取決于ADC的基準電壓。舉例來講,醫(yī)療超聲成像系統(tǒng)通常會在其接收器的波束成形電路中包含大量的ADC,常常以16、24、32等為一組。要得到最高的波束精度,需要最大限度地減小
本文解釋了數(shù)字反饋,并討論了一種新的創(chuàng)新性 ADC,這種 ADC 內(nèi)置了一些功能,在良好設計的布局也許不足以解決問題的情況下,這些功能可用來克服數(shù)字反饋。
介紹了基于DSP和CPLD技術,高精度多通道的ADC系統(tǒng)的設計與實現(xiàn)方案,利用簡單的硬件電路和軟件編程,采用DSP和CPLD相結合的方法,動態(tài)地設置采樣通道,控制模數(shù)轉換器MAX1162的數(shù)據(jù)采樣及傳輸。
介紹了基于DSP和CPLD技術,高精度多通道的ADC系統(tǒng)的設計與實現(xiàn)方案,利用簡單的硬件電路和軟件編程,采用DSP和CPLD相結合的方法,動態(tài)地設置采樣通道,控制模數(shù)轉換器MAX1162的數(shù)據(jù)采樣及傳輸。
介紹了基于DSP和CPLD技術,高精度多通道的ADC系統(tǒng)的設計與實現(xiàn)方案,利用簡單的硬件電路和軟件編程,采用DSP和CPLD相結合的方法,動態(tài)地設置采樣通道,控制模數(shù)轉換器MAX1162的數(shù)據(jù)采樣及傳輸。
應用AD9444的并采用AFB技術的四通道時間交叉采樣ADC系統(tǒng)在提高分辨率的同時,也提高了系統(tǒng)的采樣速率。
應用AD9444的并采用AFB技術的四通道時間交叉采樣ADC系統(tǒng)在提高分辨率的同時,也提高了系統(tǒng)的采樣速率。