以美國德州儀器公司推出的十六位定點(diǎn)通用數(shù)字信號處理芯片DSP為核心開發(fā)出精確可控的電流控制器,電流可在0~1.5A范圍內(nèi)調(diào)節(jié),輸出電流精度高,線性度好,控制效果顯著。
數(shù)字濾波器在數(shù)字信號處理的各種應(yīng)用中發(fā)揮著十分重要的作用,他是通過對采樣數(shù)據(jù)信號進(jìn)行數(shù)學(xué)運(yùn)算處理來達(dá)到頻域?yàn)V波的目的。數(shù)字濾波器既可以是有限長單脈沖響應(yīng)(FIR)濾波器也可以是無限長單脈沖響應(yīng)(IIR)濾波器。在維納濾波器理論發(fā)明的早期,人們使用IIR濾波器,但現(xiàn)在更多是使用FIR濾波器。本文按照Matlab/Simulink/DSP Builder/QuartusⅡ流程,設(shè)計(jì)一個FIR濾波器。Altera DSP Builder是連接Simulink和QuartusⅡ開發(fā)軟件的DSP開發(fā)工具。在DSP
這一新技術(shù)的主要推動力來自硅技術(shù)的發(fā)展?fàn)顩r。隨著硅產(chǎn)品的結(jié)構(gòu)縮小到 90 納米以內(nèi),降低功耗就已成為首要事務(wù)。異步設(shè)計(jì)具有功耗低、電路更可靠等優(yōu)點(diǎn),被看作是滿足這一需要的途徑。
視頻壓縮編碼標(biāo)準(zhǔn)H.264/AVC是由ISO/IEC和ITU-T組成的聯(lián)合視頻專家組(JVT)制定的,他引進(jìn)了一系列先進(jìn)的視頻編碼技術(shù),如4×4整數(shù)變換、空域內(nèi)的幀內(nèi)預(yù)測,多參考幀與多種大小塊的幀間預(yù)測技術(shù)等,標(biāo)準(zhǔn)一經(jīng)推出,就以其高效的壓縮性能和友好的網(wǎng)絡(luò)特性受到業(yè)界的廣泛推崇。
介紹了DSP應(yīng)用系統(tǒng)的硬件接口電路:包括電平變換電路、仿真器JTAG接口電路、以及可擴(kuò)展的硬件接口(如A/D、D/A、SRAM)等的設(shè)計(jì)方法,并給出了接口電路在設(shè)計(jì)時須注意的幾個問題。
本文通過研究提出了一種多處理器實(shí)時開發(fā)環(huán)境的設(shè)計(jì)思想,它可以支持多種型號處理器的同時開發(fā),使系統(tǒng)級開發(fā)變得簡單易行。
針對機(jī)器人比賽和電子設(shè)計(jì)競賽中機(jī)器人尋線行走的普遍要求,提出了一種通用的尋線行走機(jī)器人的設(shè)計(jì)方法。機(jī)器人的核心控制器包括實(shí)現(xiàn)控制算法的DSP和用于擴(kuò)展功能實(shí)現(xiàn)的CPLD;對來自光電檢測傳感器的信號采用模糊控制規(guī)則進(jìn)行綜合,核心控制器根據(jù)模糊控制器輸出調(diào)整機(jī)器人的行走路線,最終實(shí)現(xiàn)機(jī)器人尋線行走。
采用自頂向下的流程設(shè)計(jì)了一款32位DSP的cache。該cache采用兩級結(jié)構(gòu),第一級采用哈佛結(jié)構(gòu),第二級采用普林斯頓結(jié)構(gòu)。本文詳細(xì)論述了該cache的結(jié)構(gòu)設(shè)計(jì)及采用的算法。
一種基于高性能FPGA+DSP核心架構(gòu)的實(shí)時三維圖像信息處理系統(tǒng)。介紹了系統(tǒng)硬件結(jié)構(gòu)和數(shù)據(jù)處理流程,按模塊分析了硬件設(shè)計(jì)和邏輯連接,給出了圖像預(yù)處理和三維重建算法的硬件實(shí)現(xiàn)流程。
硅產(chǎn)品知識產(chǎn)權(quán)(SIP)平臺解決方案和數(shù)字信號處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司宣布與ARM合作,針對多處理器系統(tǒng)級芯片(SoC)解決方案的開發(fā),在ARM CoreSight技術(shù)實(shí)現(xiàn)CEVA DSP內(nèi)核的實(shí)時跟蹤支持。這種強(qiáng)化的支持將
視頻壓縮編碼標(biāo)準(zhǔn)H.264/AVC是由ISO/IEC和ITU-T組成的聯(lián)合視頻專家組(JVT)制定的,他引進(jìn)了一系列先進(jìn)的視頻編碼技術(shù),如4×4整數(shù)變換、空域內(nèi)的幀內(nèi)預(yù)測,多參考幀與多種大小塊的幀間預(yù)測技術(shù)等,標(biāo)準(zhǔn)一經(jīng)推出,就以其高效的壓縮性能和友好的網(wǎng)絡(luò)特性受到業(yè)界的廣泛推崇。
介紹了DSP應(yīng)用系統(tǒng)的硬件接口電路:包括電平變換電路、仿真器JTAG接口電路、以及可擴(kuò)展的硬件接口(如A/D、D/A、SRAM)等的設(shè)計(jì)方法,并給出了接口電路在設(shè)計(jì)時須注意的幾個問題。
本文通過研究提出了一種多處理器實(shí)時開發(fā)環(huán)境的設(shè)計(jì)思想,它可以支持多種型號處理器的同時開發(fā),使系統(tǒng)級開發(fā)變得簡單易行。
介紹了采用TI公司的高速DSP芯片TMS320VC5402的指紋識別系統(tǒng)的預(yù)處理算法和編程實(shí)現(xiàn).算法實(shí)現(xiàn)采用的DSP集成開發(fā)環(huán)境(IDE)為CCS 2.2.通過采用極值濾波、平滑濾波、拉普拉斯銳化、二值化等對指紋圖像進(jìn)行預(yù)處理,取得了良好的試驗(yàn)結(jié)果.
針對機(jī)器人比賽和電子設(shè)計(jì)競賽中機(jī)器人尋線行走的普遍要求,提出了一種通用的尋線行走機(jī)器人的設(shè)計(jì)方法。機(jī)器人的核心控制器包括實(shí)現(xiàn)控制算法的DSP和用于擴(kuò)展功能實(shí)現(xiàn)的CPLD;對來自光電檢測傳感器的信號采用模糊控制規(guī)則進(jìn)行綜合,核心控制器根據(jù)模糊控制器輸出調(diào)整機(jī)器人的行走路線,最終實(shí)現(xiàn)機(jī)器人尋線行走。
針對機(jī)器人比賽和電子設(shè)計(jì)競賽中機(jī)器人尋線行走的普遍要求,提出了一種通用的尋線行走機(jī)器人的設(shè)計(jì)方法。機(jī)器人的核心控制器包括實(shí)現(xiàn)控制算法的DSP和用于擴(kuò)展功能實(shí)現(xiàn)的CPLD;對來自光電檢測傳感器的信號采用模糊控制規(guī)則進(jìn)行綜合,核心控制器根據(jù)模糊控制器輸出調(diào)整機(jī)器人的行走路線,最終實(shí)現(xiàn)機(jī)器人尋線行走。
采用自頂向下的流程設(shè)計(jì)了一款32位DSP的cache。該cache采用兩級結(jié)構(gòu),第一級采用哈佛結(jié)構(gòu),第二級采用普林斯頓結(jié)構(gòu)。本文詳細(xì)論述了該cache的結(jié)構(gòu)設(shè)計(jì)及采用的算法。
一種基于高性能FPGA+DSP核心架構(gòu)的實(shí)時三維圖像信息處理系統(tǒng)。介紹了系統(tǒng)硬件結(jié)構(gòu)和數(shù)據(jù)處理流程,按模塊分析了硬件設(shè)計(jì)和邏輯連接,給出了圖像預(yù)處理和三維重建算法的硬件實(shí)現(xiàn)流程。
介紹了采用TI公司的高速DSP芯片TMS320VC5402的指紋識別系統(tǒng)的預(yù)處理算法和編程實(shí)現(xiàn).算法實(shí)現(xiàn)采用的DSP集成開發(fā)環(huán)境(IDE)為CCS 2.2.通過采用極值濾波、平滑濾波、拉普拉斯銳化、二值化等對指紋圖像進(jìn)行預(yù)處理,取得了良好的試驗(yàn)結(jié)果.