工業(yè)領(lǐng)域都熟知LDPC碼,它是麻省理工學(xué)院Robert Gallager于1963年在博士論文中提出的一種具有稀疏校驗矩陣的分組糾錯碼。幾乎適用于所有的信道,因此成為編碼界近年來的研
1 引 言碼長較長的低速LDPC編碼在信噪比較低的應(yīng)用場合呈現(xiàn)出其他編碼無法匹敵的優(yōu)勢,已經(jīng)證明非規(guī)則的LDPC碼性能甚至優(yōu)于Turbo碼高速 LDPC編碼性能也比較好.尤其是在磁記錄等一些應(yīng)用場合,碼長較短的高速LDPC編碼
摘要 針對QC_LDPC碼的短環(huán)對碼性能的重要影響,采用了1種圍數(shù)為8的QC_LDPC碼設(shè)計。算法首先分別對3個不同的子矩陣進行移位運算,每個子矩陣分別與它們移位后生成的子矩陣共同組合形成1個新的子矩陣,然后再將新生成
摘要 根據(jù)不同中繼節(jié)點建立的通信信道衰落特性的不同,利用中繼節(jié)點可增強無線信道空間分集,提高整個鏈路的傳輸性能。糾錯碼的使用可更有效地提高信道傳輸效率的特點。史中介紹了基于LDPC碼的多中繼HARQ系統(tǒng)模型,在
非規(guī)則LDPC碼譯碼改進算法及其DSP實現(xiàn)
摘要:上世紀60年代初,香農(nóng)的學(xué)生Gallager在他的博士畢業(yè)論文中首次提出了LDPC碼的概念和完整的譯碼方法,但是直到上世紀末期,隨著LDPC碼譯碼理論的進步和計算機技術(shù)的發(fā)展,LDPC碼才以其優(yōu)良的誤碼性能和良好的可
在無線廣播系統(tǒng)中,位于不同地點的用戶的無線鏈路質(zhì)量是大不相同的,一些用戶與發(fā)射臺之間的信道條件相對較好,而另一些則十分惡劣。為了保證服務(wù)區(qū)內(nèi)所有用戶的服務(wù)質(zhì)量,系統(tǒng)通常按照在最惡劣情況下仍能保證一定服
摘要:參照IEEE 802.16e標準中的準循環(huán)LDPC碼校驗矩陣結(jié)構(gòu),設(shè)計了一種新的校驗矩陣,并將其應(yīng)用于OFDM系統(tǒng)中。同時,將該設(shè)計方案與RS和卷積編碼級聯(lián)方案進行比較,仿真顯示,該方案與級聯(lián)編碼方案有幾乎相同的編碼
1962年Gallager提出低密度校驗(Low DensityParity Check,LDPC)碼,后來Tanner對它進行了很有價值的補充,直到1995年又被Mackey重新提出。如果采用和積迭代譯碼算法,LDPC碼具有非常接近香農(nóng)限的性能。如果在LDPC碼的
摘要:簡要介紹了一種具有Z型結(jié)構(gòu)的擴展式RC-LDPC碼校驗矩陣的構(gòu)造方法,針對構(gòu)造中會出現(xiàn)4環(huán)的情況,提出了一種消除4環(huán)的方法,并基于非規(guī)則LDPC碼中信息節(jié)點不同度分布對性能產(chǎn)生不同影響的特點,提出了一種改進的
摘要 根據(jù)IEEE802.16e標準中對LDPC碼的定義,利用FPGA對編碼器進行了實現(xiàn)。所采用的算法使用了線性復(fù)雜度編碼,降低了邏輯資源占用量,并提高了編碼速度。 關(guān)鍵詞 IEEE 802.16e標準;低密度奇偶校驗碼;編碼器
摘要:LDPC碼是眾所周知的優(yōu)秀信道編碼,性能接近香農(nóng)信道容量的極限。討論了在無線傳感器網(wǎng)絡(luò)中LDPC碼的設(shè)計和實際應(yīng)用,并提供了解決方案,以降低解碼復(fù)雜度,節(jié)省內(nèi)存占用量,提高了系統(tǒng)的誤碼率性能。結(jié)果表明,
1962年Gallager提出低密度校驗(Low DensityParity Check,LDPC)碼,后來Tanner對它進行了很有價值的補充,直到1995年又被Mackey重新提出。如果采用和積迭代譯碼算法,LDPC碼具有非常接近香農(nóng)限的性能。如果在LDPC碼的
針對我國數(shù)字電視地面廣播標準(DTMB標準)中多碼率LDPC碼與多符號映射方式相配合的特點,使用Veril-og硬件描述語言設(shè)計一種LDPC編碼器。該編碼器不僅同時支持三種碼率LDPC碼,而且可以依照標準中采用的五種不同的符號映射方式,選擇最佳的碼流輸出格式,提高了編碼器的通用性。最后在Xilinx的XC4VSX35 FPGA芯片上實現(xiàn)該編碼器,其測試結(jié)果表明該編碼器完全可以應(yīng)用在DTMB發(fā)射機中。
本文在SvstemGenerator中對LDPC碼整個編譯碼系統(tǒng)進行了參數(shù)化的硬件實現(xiàn),并構(gòu)建了超寬帶通信系統(tǒng)LDPC碼硬件仿真平臺,驗證了LDPC碼在UWB通信中的優(yōu)異性能。
本文在SvstemGenerator中對LDPC碼整個編譯碼系統(tǒng)進行了參數(shù)化的硬件實現(xiàn),并構(gòu)建了超寬帶通信系統(tǒng)LDPC碼硬件仿真平臺,驗證了LDPC碼在UWB通信中的優(yōu)異性能。
本文利用FPGA實現(xiàn)了基于RU算法的編碼器設(shè)計實現(xiàn)。在Quartus II軟件環(huán)境下對LDPC編碼器進行仿真,使用Stratix系列EP1s25F672I7芯片,對碼長為504的碼字進行編碼。