當(dāng)前位置:首頁(yè) > 模擬 > 模擬
[導(dǎo)讀]您在測(cè)試ADC的SNR時(shí),您可能會(huì)連接一個(gè)低抖動(dòng)時(shí)鐘器件到轉(zhuǎn)換器的時(shí)鐘輸入引腳,并施加一個(gè)適度低噪的輸入信號(hào)。如果您并未從您的轉(zhuǎn)換器獲得SNR產(chǎn)品說(shuō)明書標(biāo)稱性能,則說(shuō)明存在一些噪聲誤差源。如果您確信您擁有低噪聲

您在測(cè)試ADC的SNR時(shí),您可能會(huì)連接一個(gè)低抖動(dòng)時(shí)鐘器件到轉(zhuǎn)換器的時(shí)鐘輸入引腳,并施加一個(gè)適度低噪的輸入信號(hào)。如果您并未從您的轉(zhuǎn)換器獲得SNR產(chǎn)品說(shuō)明書標(biāo)稱性能,則說(shuō)明存在一些噪聲誤差源。如果您確信您擁有低噪聲輸入信號(hào)和一種較好的布局,則您的輸入信號(hào)頻率以及來(lái)自您時(shí)鐘器件抖動(dòng)的組合可能就是問(wèn)題所在。您會(huì)發(fā)現(xiàn)“低抖動(dòng)”時(shí)鐘器件適合于大多數(shù)ADC應(yīng)用。但是,如果ADC的輸入頻率信號(hào)和轉(zhuǎn)換器的SNR較高,則您可能就需要改善您的時(shí)鐘電路。

  低抖動(dòng)時(shí)鐘器件充其量有宣稱的1微微秒抖動(dòng)規(guī)范,或者您也可以從一個(gè)FPGA生成同樣較差的時(shí)鐘信號(hào)。這會(huì)使得高速ADC產(chǎn)生SNR誤差問(wèn)題包括ADC量化噪聲、差分非線性(DNL)效應(yīng)、有效轉(zhuǎn)換器內(nèi)部輸入噪聲和抖動(dòng)。利用方程式1中的公式,您可以確定抖動(dòng)是否有問(wèn)題,公式給出了外部時(shí)鐘和純ADC抖動(dòng)產(chǎn)生的ADC SNR誤差。

  方程式1

  

 

  在該方程式中,fIN為轉(zhuǎn)換器的輸入信號(hào)頻率。另外,tJITTER-TOTAL為時(shí)鐘信號(hào)和ADC時(shí)鐘輸入電路的rms抖動(dòng)。請(qǐng)注意,fIN并非時(shí)鐘頻率(fCLK)。外部時(shí)鐘器件到ADC的1微微秒抖動(dòng)適合于一些而不是所有高速ADC應(yīng)用,如圖1所示。

  

 

  圖1:抖動(dòng)產(chǎn)生的SNR為輸入信號(hào)的函數(shù)。

  方程式1讓您能夠計(jì)算出特定ADC的要求時(shí)鐘抖動(dòng)估計(jì)值。例如,一個(gè)70dB SNR的ADC,輸入信號(hào)為100MHz,您可以計(jì)算得到tJITTER_TOTAL的值為503微微秒。如果輸入ADC孔徑抖動(dòng)為150微微秒,則由方程式2可得到一個(gè)較高的外部時(shí)鐘抖動(dòng)要求估計(jì)值。

  方程式2

  

 

  在方程式2中,tJITTER-CLK為注入ADC時(shí)鐘的抖動(dòng),而tJITTER-ADC為ADC的孔徑抖動(dòng)、時(shí)鐘振幅和斜率。繼續(xù)我們的估算,我們讓tJITTER-ADC只與ADC的150微微秒內(nèi)部抖動(dòng)相等,并忽略時(shí)鐘振幅和斜率的影響。利用方程式2,tJITTER-CLK的高估值為480微微秒。

  在本文中,我們只初步研究了改善高速ADC時(shí)鐘信號(hào)背后存在的一些問(wèn)題。我們需要更多地關(guān)注時(shí)鐘振幅和斜率,因?yàn)樗鼈冇绊懴到y(tǒng)抖動(dòng)。另外,我們還需要知道如何實(shí)施低抖動(dòng)時(shí)鐘電路的硬件部分。

  在本文介紹的第二種時(shí)鐘設(shè)計(jì)之中,您需要認(rèn)真關(guān)注幾件事情。時(shí)鐘抖動(dòng)在ADC輸入頻率和實(shí)際時(shí)鐘抖動(dòng)方面影響ADC的SNR性能。另外,不要總是相信時(shí)鐘器件廠商!在您轉(zhuǎn)向產(chǎn)品以前,請(qǐng)使用ADC廠商提供的評(píng)估板來(lái)測(cè)試您的時(shí)鐘源。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉