當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]我國的便攜能源消費(fèi)市場會(huì)比2011年提高30%-50%的購買量。隨著FPGA硅芯片的更新?lián)Q代,F(xiàn)PGA產(chǎn)品的門數(shù)量不斷增加,性能與專門功能逐漸加強(qiáng),使得FPGA在電子系統(tǒng)領(lǐng)域能夠取代此前只有ASIC和ASSP才能發(fā)揮的作用。但是,F(xiàn)PGA必須有適當(dāng)?shù)脑O(shè)計(jì)工具輔助,讓設(shè)計(jì)人員充分發(fā)揮其作用,否則再好的產(chǎn)品也毫無意義。

我國的便攜能源消費(fèi)市場會(huì)比2011年提高30%-50%的購買量。隨著FPGA硅芯片的更新?lián)Q代,F(xiàn)PGA產(chǎn)品的門數(shù)量不斷增加,性能與專門功能逐漸加強(qiáng),使得FPGA在電子系統(tǒng)領(lǐng)域能夠取代此前只有ASIC和ASSP才能發(fā)揮的作用。但是,F(xiàn)PGA必須有適當(dāng)?shù)脑O(shè)計(jì)工具輔助,讓設(shè)計(jì)人員充分發(fā)揮其作用,否則再好的產(chǎn)品也毫無意義。

提供便攜高效設(shè)計(jì)環(huán)境

針對(duì)混合系統(tǒng)構(gòu)架開發(fā),提供快速系統(tǒng)建模平臺(tái)Impulse C進(jìn)行系統(tǒng)模型的搭建。

如今FPGA已進(jìn)入硅片融合時(shí)代,集成了DSP、ARM等,這種混合系統(tǒng)架構(gòu)需要更好的開發(fā)環(huán)境,如嵌入式軟件工具OS支持、DSP編程、基于C語言的編程工具、系統(tǒng)互聯(lián)、綜合和仿真以及時(shí)序分析。為此,Aldec(阿爾戴)公司針對(duì)混合系統(tǒng)構(gòu)架開發(fā),提供了先進(jìn)的基于ESL(Electronic System Level)的快速系統(tǒng)建模平臺(tái)Impulse C進(jìn)行系統(tǒng)模型的搭建。在此環(huán)境下,設(shè)計(jì)師可以采用高級(jí)語言C對(duì)系統(tǒng)進(jìn)行描述,快速建立目標(biāo)系統(tǒng)模型,并進(jìn)行驗(yàn)證。一旦系統(tǒng)模型建立,就可以在Impulse C環(huán)境中,對(duì)所建立的系統(tǒng)模型進(jìn)行軟硬件劃分及協(xié)同驗(yàn)證,以確保所建系統(tǒng)模型能夠滿足目標(biāo)系統(tǒng)的要求,然后通過C綜合手段,將系統(tǒng)的硬件部分自動(dòng)優(yōu)化到目標(biāo)FPGA中,同時(shí)自動(dòng)生成系統(tǒng)軟硬件接口和互聯(lián)信息。

對(duì)于C語言綜合方案,Aldec的Impulse C可提供從基于C語言的設(shè)計(jì)/算法到RTL級(jí)描述的快速、可靠轉(zhuǎn)化;可提供完整可靠的系統(tǒng)設(shè)計(jì)驗(yàn)證、豐富的系統(tǒng)優(yōu)化手段、廣泛的目標(biāo)平臺(tái)支持。Impulse C還支持嵌入式軟硬件加速系統(tǒng)及計(jì)算加速系統(tǒng)設(shè)計(jì)?;贑的應(yīng)用,通過Impulse C轉(zhuǎn)化后的HDL代碼,為后期靜態(tài)規(guī)則檢測、動(dòng)態(tài)驗(yàn)證及設(shè)計(jì)評(píng)測提供來源和依據(jù),從而保證HDL設(shè)計(jì)的可靠性。

針對(duì)FPGA設(shè)計(jì),Aldec提供了業(yè)內(nèi)領(lǐng)先的完備的設(shè)計(jì)驗(yàn)證解決方案,其中Active-HDL是管理、開發(fā)、輸入、仿真及驗(yàn)證分析系統(tǒng)。它集成了FPGA設(shè)計(jì)中的各種工具,集多種設(shè)計(jì)輸入手段、仿真調(diào)試技術(shù)、廠商與第三方的綜合和實(shí)現(xiàn)工具以及所有主流廠商的庫于一體,為工程師提供了一個(gè)易用、功能強(qiáng)大、性能優(yōu)越、高效的解決方案,使設(shè)計(jì)師能夠以最快的速度設(shè)計(jì)出復(fù)雜、性價(jià)比更高的電子產(chǎn)品,大大縮短產(chǎn)品的設(shè)計(jì)周期。Active-HDL提供多種設(shè)計(jì)輸入支持,通過采用多種專利技術(shù)極大地提高了仿真速度,工具可支持單內(nèi)核混合仿真。此外,Active-HDL還提供多種實(shí)用且功能強(qiáng)大的時(shí)序分析及糾錯(cuò)手段,加快了調(diào)試進(jìn)程并最大限度地保證了可靠性。

對(duì)于靜態(tài)規(guī)則檢查,Aldec提供Alint作為全面、高效、多層次的規(guī)則檢查工具。Alint采用PBL(Phase-Based Linting)方法學(xué)的檢查原理,提供對(duì)主流規(guī)則庫(如STARC、DO-254、RMM等)的支持,從設(shè)計(jì)輸入入手,保證后期邏輯實(shí)現(xiàn)的質(zhì)量及可靠性,進(jìn)而縮短開發(fā)周期,降低成本。

針對(duì)更高的仿真驗(yàn)證加速需求,Aldec提供了HES硬件實(shí)物級(jí)仿真驗(yàn)證加速平臺(tái),該平臺(tái)有多項(xiàng)專有技術(shù)保證仿真驗(yàn)證速度在數(shù)量級(jí)上的飛躍,同時(shí)實(shí)物驗(yàn)證環(huán)境保障了邏輯設(shè)計(jì)的可靠性。

總之,Aldec的工具可提供便捷高效的設(shè)計(jì)環(huán)境、安全可靠的設(shè)計(jì)保障及顯著的設(shè)計(jì)/驗(yàn)證/仿真效率。

第三方專業(yè)EDA工具需求持續(xù)增長

FPGA的應(yīng)用范圍越來越廣,這給第三方工具和開發(fā)平臺(tái)提供商帶來了新的商機(jī)與挑戰(zhàn)。

目前的主流FPGA器件廠商也提供部分開發(fā)套件,但是這些開發(fā)工具大都只能滿足基本開發(fā)流程所需的功能,并主要側(cè)重于后端的綜合、布局布線、FPGA芯片的物理結(jié)構(gòu)及新器件的開發(fā),對(duì)于最為重要的前端設(shè)計(jì)、驗(yàn)證和評(píng)測支持甚少,這些都需要專業(yè)的第三方EDA工具提供支持。

隨著專業(yè)化分工越來越細(xì),F(xiàn)PGA器件廠商將大量精力投入到FPGA器件工藝的升級(jí)換代、提高集成化程度、降低功耗、擴(kuò)充硬件功能等方面,而可編程芯片的軟件設(shè)計(jì)、驗(yàn)證等則需要越來越強(qiáng)大的第三方EDA工具的支持。第三方專業(yè)EDA廠商會(huì)將主要精力投放在可編程器件設(shè)計(jì)驗(yàn)證專業(yè)軟件的開發(fā),并旨在提高設(shè)計(jì)的效率、可靠性和精度上,而FPGA供應(yīng)商則專注于提供性能更好、集成度更高、單位功耗更低的FPGA器件,專業(yè)EDA廠商對(duì)于設(shè)計(jì)的便利性、驗(yàn)證的多樣性與設(shè)計(jì)結(jié)果的可靠性更為關(guān)注,并且會(huì)提供與FPGA器件廠商工具以及其他平臺(tái)之間的無縫連接及協(xié)同開發(fā)解決方案。

綜上所述,器件廠商與專業(yè)第三方EDA工具廠商是相輔相成不可分割的產(chǎn)業(yè)聯(lián)盟,形成一個(gè)缺一不可的、相互依存的生態(tài)環(huán)境,對(duì)于普通用戶來講,隨著對(duì)FPGA器件應(yīng)用的深入以及規(guī)模的擴(kuò)大、復(fù)雜度的提高,必然會(huì)對(duì)第三方專業(yè)EDA工具有著持續(xù)增長的需求。

FPGA的應(yīng)用范圍越來越廣,已經(jīng)從通信領(lǐng)域拓展到工業(yè)、消費(fèi)、醫(yī)療等領(lǐng)域,這些變化給第三方工具和開發(fā)平臺(tái)提供商帶來了新的商機(jī)與挑戰(zhàn)。應(yīng)用在通信、工業(yè)、消費(fèi)、醫(yī)療等領(lǐng)域中的FPGA,應(yīng)當(dāng)基于完整的專業(yè)設(shè)計(jì)流程和驗(yàn)證流程進(jìn)行設(shè)計(jì)?;诖?,EDA工具廠商應(yīng)該對(duì)不同行業(yè)的FPGA設(shè)計(jì)提供全流程的設(shè)計(jì)驗(yàn)證工具,如設(shè)計(jì)管理、設(shè)計(jì)動(dòng)態(tài)仿真、調(diào)試、覆蓋率分析、靜態(tài)規(guī)則檢查、實(shí)物及半實(shí)物驗(yàn)證等工具,以及針對(duì)特殊技術(shù)領(lǐng)域的特殊解決方案,如針對(duì)SoC、SoPC領(lǐng)域的協(xié)同加速解決方案。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動(dòng)力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉