當(dāng)前位置:首頁 > 測試測量 > 測試測量
[導(dǎo)讀]   摘要:隨著時鐘速率的提高,利用高速示波器有源探頭測量延時的傳統(tǒng)方法很難獲得準(zhǔn)確結(jié)果。這些探頭成為高速信號通路的一部分,并造成被測信號的失真,引入誤差。探頭還必須直接置于器件引腳,以消除

  摘要:隨著時鐘速率的提高,利用高速示波器有源探頭測量延時的傳統(tǒng)方法很難獲得準(zhǔn)確結(jié)果。這些探頭成為高速信號通路的一部分,并造成被測信號的失真,引入誤差。探頭還必須直接置于器件引腳,以消除PCB (印刷電路板)引線長度產(chǎn)生的延時誤差,滿足探頭位置的這一要求是困難而復(fù)雜的過程。本文介紹了如何利用TDR (時域反射計)測量降低探頭誤差的方法,有助于提高傳輸延時測量精度。

  分析方法

  本文基于以下三個前提:

  1.利用TDR (時域反射計)減小探頭誤差。TDR通常用來測量信號通路長度與阻抗變化的關(guān)系。TDR也是測量傳輸延2.時的重要工具。

  2.避免直接探測。由于加載的原因,有源探頭會使測量變得復(fù)雜,并引入誤差。

  3.利用一個實例演示這一方法。本文將以MAX9979為例,該芯片為高速引腳電子電路,適合于ATE系統(tǒng)。芯片內(nèi)部集成了雙路高速驅(qū)動器、有源負(fù)載以及工作在1Gbps以上的窗比較器。

  此處介紹的方法適用于任何高速器件。

  TDR原理

  TDR測試方法中,沿信號通路傳輸高速信號邊沿,并觀察其反射信號。反射能夠說明信號通路的阻抗以及阻抗變化時信號延時的變化,TDR測試的簡單示意圖如圖1所示:

  圖1. TDR原理,TDR測量基于反射系數(shù)ρ,其中ρ = (VREFLECTED/VINCIDENT)。最終,ZO = ρ × (1 + ρ)/(1 - ρ)。從圖1可以得到兩個重要概念:

  1.TDLY是我們將要測量的PCB (印刷電路板)引線延時。

  2.ZO是被測PCB引線的阻抗。

  儀器和*估板

  為了測量納秒級的延時,需要非??斓拿}沖發(fā)生器、高速示波器以及高速探頭。我們也可以利用具有TDR測量功能的Tektronix? 8000 (圖2)系列示波器(TDS8000、CSA8000或CSA8200),配合80E04 TDR采樣模塊使用。本文采用MAX9979EVKIT (*估板)、Hewlett Packard 8082A脈沖發(fā)生器和TDS8000/80E04進行演示。圖3所示為MAX9979EVKIT部分電路??梢赃x擇使用任何具有TDR功能的高速示波器和任何高速差分脈沖發(fā)生器,同樣能夠獲得相似結(jié)果。

  圖2. Tektronix TDS8000系列具有采樣模式的示波器

  圖3. MAX9979EVKIT (部分)

  分析中將進行以下測量:

  1.從PCB的SMA邊緣連接器DATA1/NDATA1至MAX9979 IC輸入引腳DATA1/NDATA1的延時。從MAX9979的DUT1 (被測器件)輸出通過SMA連接器J18的延時。

  2.連接DUT1輸出至CSA8000的測試電纜延時。

  3.從DATA1/NDATA1輸入至DUT1輸出,通過電纜到達(dá)CSA8000的總延時。

  4.最后,計算MAX9979的實際延時。

  DATA1/NDATA1輸入建模

  由于人們對TDR響應(yīng)比較困惑,我們首先利用SPICE仿真器構(gòu)建輸入延時的模型。然后我們將仿真結(jié)果與實際測量進行比較,參見圖4。

  圖4. 等效輸入原理圖和最終仿真模型

  圖4注釋:

  1.PCB引線設(shè)定為6in長,阻抗為65Ω。實際上,這是DATA1/NDATA1 PCB引線的真實阻抗。理想情況下為50Ω,但我們從TDR測量結(jié)果將會看到該值為63Ω。

  2.NDATA1輸出端接至地。由于DATA1和NDATA1對稱,而且距離MAX9979引腳的長度相同,所以僅測量DATA1的PCB引線。

  3.對信號發(fā)生器的12in電纜進行建模,但實際傳輸延時測量證明并不需要這一建模。

  DATA1/NDATA1輸入仿

  圖5所示為TPv3的SPICE仿真波形。

  圖5. 圖4所示模型的SPICE仿真(節(jié)點TPv3),在MAX9979EVKIT DATA1輸入采集到的數(shù)據(jù)。

  從圖5數(shù)據(jù)可以得出以下幾點結(jié)論:

  1.輸入信號為階躍函數(shù)。這次仿真中,階躍幅度為0.5V。以此模擬CSA8000產(chǎn)生的TDR信號。

  2.時間代表模型中不同單元的延時:

  a.第1級表示發(fā)生器的12in電纜。延時大約為3ns,是實際延時的兩倍。實際電纜延時為1.5ns。

  b.第2級表示DATA1 PCB引線。延時大約為2ns,PCB延時為該值的一半,或1ns。

  c.其它延時為脈沖通過DATA1 PCB引線的反射。

  3.Y軸反映了不同元件的阻抗,單位為伏特,可轉(zhuǎn)換為阻抗。

  4.X軸為單次輸入階躍信號造成的模擬信號反射,參照圖1對信號進行比較。這些信號的長度代表通過不同元件的延時。

  MAX9979的傳輸延時測量

  按照以下六個步驟進行傳輸延時測量。

  第1步:測量連接DUT1節(jié)點到CSA8000垂直輸入的2in長SMA電纜的延時(圖6)。

  圖6. 2in SMA電纜的CSA8000 TDR

  測量時:

  1.將2in長SMA-SMA電纜連接至80E04 TDR模塊的一路輸入,另一端保持開路。

  2.利用TDR的下拉菜單進行測量。

  3.注意,這看起來很像圖1中的“開路”示例。此處測得的延時為804ps,由于是兩倍的電纜延時,所以電纜延時為402ps。

  4.還需注意的是,第2級階躍實際為頂部和底部之間的一半。根據(jù)TDR原理,表示2in長度電纜實際阻抗為50Ω。

  5.這條2in電纜是我們測量延時的通路之一。

  第2步:測量DATA1輸入信號的PCB引線延時/阻抗。

  圖7. DATA1 PCB TDR阻抗測量

  從該數(shù)據(jù)可以獲得以下幾項信息:

  1.圖7與圖5中的仿真曲線相同,證明了模型的準(zhǔn)確性。

  2.光標(biāo)用于測量線路阻抗。第1級階躍為49.7Ω,代表CSA8000電纜。與我們的預(yù)期結(jié)果一致。

  3.第二光標(biāo)顯示97.8Ω,為MAX9979內(nèi)部DATA1/NDATA1兩端的100Ω電阻(參見圖4)。與我們的預(yù)期結(jié)果一致。

  4.第2級階躍阻抗不是50Ω。這一級為DATA1 PCB阻抗,大約為63Ω。這意味著DATA1和NDATA1的PCB引線不是我們所希望的50Ω。

  5.大幅值為150Ω,是額外的50Ω電纜和100Ω電阻,只存在于第3級反射。

  該測量可以簡化為:

  1.將12in SMA電纜的一端連接至CSA8000。將電纜另一端連接至MAX9979EVKIT的DATA1 SMA輸入連接器。

  2.將NDATA1的SMA連接器通過SMA接地,從圖4可以看出這一點。12in SMA電纜的長度與延時測量無關(guān),但應(yīng)盡可能短。

  3.無需對MAX9979EVKIT供電。該測量針對焊接到電路板上的MAX9979進行,但不需要上電。有些用戶更喜歡使用沒有焊接器件的電路板進行測量。斷開MAX9979將產(chǎn)生更清晰的3級階躍信號,仿真圖1所示開路狀態(tài)。兩種配置下,實際時間測量結(jié)果相同。

  圖8. 波形與圖7相同,但為擴展后的波形,測量延時。

  圖8所示,測量第2級階躍—DATA1 PCB引線延時。注意:

  1. 第1級階躍為電纜,我們對其延時并不感興趣。

  2.測量值為1.39ns,PCB延時為該值的一半,或為0.695ns。這一延時確實大于模型的延時,但我們僅利用模型估算延時加以比較。

  3.測量在信號的傾斜沿進行。這些傾斜沿代表電路板SMA和MAX9979 DATA1引腳的電容效應(yīng)。因此,在這些傾斜沿之間進行測量能夠確保測試結(jié)果包含了SMA和PIN延時。還需注意的是,波形中存在凸峰:這是SMA連接器與電路板之間的電感產(chǎn)生的。由此,需要在凸峰之前進行測量,以確保獲取完整的電路板延時。進一步的TDR測量讀數(shù)將突顯這些電容和電感造成的傾斜沿和凸峰。

  第3步:測量DUT1輸出信號的PCB引線延時/阻抗。

  圖9. DUT1 PCB TDR延時和阻抗測量

  圖9所示示波器波形是采用與圖7、圖8相同的設(shè)置產(chǎn)生的。我們現(xiàn)在采用一條2in長SMA電纜連接CSA8000 80E04模塊MAX9979EVKIT的DUT1 SMA。注意:

  1.第1級階躍表示2in電纜。TDR信號為0.5V,第1級階躍為250mV。說明我們電纜的阻抗為50Ω,與預(yù)期情況一致。

  2.DUT1延時是在兩個傾斜沿之間進行測量得到的,與上述DATA1測量說明相同。然而,需要注意的是:這些傾斜沿之間的電平同樣為50Ω。該值表明較短的DUT1 PCB金屬線非常接近于理想的50Ω。

  3.從上述內(nèi)容得到DATA1引線阻抗為63Ω,DUT1節(jié)點阻抗為50Ω。這意味著DATA1輸入的金屬線寬比DUT1輸出的線寬窄。理想情況下,它們應(yīng)該相同。TDR測量發(fā)現(xiàn)了這一差異,這不一定是系統(tǒng)錯誤。DUT1引線阻抗稍高是由于較窄的金屬線造成的,但它同時也減小了DATA1金屬線的電容。數(shù)據(jù)線是最長的引線,為了保證最寬頻帶的要求,該電容應(yīng)盡小。

  4.DUT1的PCB延時很難測量,其阻抗與電纜相同。如果MAX9979沒有焊接到電路板上,我們將看到“開路”狀態(tài)的三級階躍信號。但是,在焊接了MAX9979的條件下仍然可以測量到這一延時。通過檢查電容效應(yīng)產(chǎn)生的傾斜沿,可以看出SMA連接器在電路板的焊接位置以及MAX9979 DUT1引腳的位置。我們同樣可以查看SMA連接器電感產(chǎn)生的凸峰,確認(rèn)它處于兩個傾斜沿之間。解決了這些問題,可以測得延時為360ps,將該值減半,得到實際DUT1 PCB電路板的延時,該延時為180ps。

  第4步:用兩條相同的SMA電纜連接差分信號發(fā)生器,測量CSA8000的基線延時。

  圖10. 測量來自發(fā)生器的DATA1/NDATA1信號

  圖10所示,C1和C2是兩個互補PECL信號,幅值大約為450mV。這些DATA1和NDATA1信號直接由外部的信號發(fā)生器產(chǎn)生,送入CSA8000輸入。我們采用CSA8000的20GHz采樣探頭,從該數(shù)據(jù)可得出以下結(jié)果:

  1.M1是差分信號C1 - C2的數(shù)學(xué)計算值,幅值為900mV,10%/90%上升和下降時間接近于700ps。這意味著DATA1/NDATA1信號上沒有任何干擾。

  2.我們還對Crs或M1差分信號的過零點進行測量,測得數(shù)據(jù)為29.56ns。觸發(fā)示波器,我們僅關(guān)注這些過零點中的一個。給MAX9979上電,然后測量相同過零點,因為它是通過整個電路板的延時。

  3.該延時還包括兩條輸入電纜的延時,因為這些電纜也被用于測量通過電路板的信號延時,其延時相互抵消。盡管如此,最好還是使用盡可能短的電纜,只是該延時對傳輸延時測量并不重要。

  第5步:MAX9979EVKIT上電。

  圖11. MAX9979上電并為CSA8000的50Ω負(fù)載產(chǎn)生3V信號

  將DATA1和NDATA1信號連接至已上電的MAX9979EVKIT的DATA1/NDATA1輸入。使用與第4步相同的電纜。按照傳輸延時測量技術(shù)資料的規(guī)定,將MAX9979設(shè)置為規(guī)定的0V至3V信號,并將輸出端接至50Ω。本例中,50Ω負(fù)載為CSA8000輸入,從圖11獲得的數(shù)據(jù)點顯示:

  1.當(dāng)前的輸出信號幅值為0V至1.5V,與預(yù)期情況一致,由于50Ω負(fù)載的存在而被除以2。

  2.上升和下降時間完全在MAX9979的技術(shù)指標(biāo)范圍內(nèi)。由此,我們可以確認(rèn)由干凈、有效的DATA1/NDATA1驅(qū)動產(chǎn)生完好、干凈、有效的輸出。

  3. CSA8000保持與第5步相同的設(shè)置,觸發(fā)方式與第4步相同。我們可以看到過零點為33.77ns。

  第6步:計算MAX9979的傳輸延時。

  通過MAX9979EVKIT的總延時為:

  33.77ns - 29.56ns = 4.21ns

  計算測量結(jié)果:

  1.減去0.695ns的DATA1 PCB引線延時,所得延時為3.515ns。

  2. 減去0.18ns的DUT1 PCB引線延時,所得延時為3.335ns。

  3.減去CSA8000的2in電纜延時,該延時為402ps,所得延時為2.933ns。

  MAX9979技術(shù)指標(biāo)中,這種配置下的標(biāo)稱延時為2.9ns。這里,我們可以得到焊接了MAX9979的*估板的延時為2.933ns,非常接近于預(yù)期值。

  總結(jié)

  1.以上分析表明利用TDR測量傳輸延時具有以下優(yōu)勢:

  2.傳輸延時測量結(jié)果非常準(zhǔn)確。

  3.無需有源探頭(避免由此引入的誤差)。

  4.簡單技巧可用于絕大多數(shù)傳輸測量。

  5.阻抗測量保證正確的連接器和PCB引線阻抗。

  6.利用TDR信號能夠分析信號通路的附加電容和電感,必要時可作為重新設(shè)計的反饋信息。

  7. 簡化模型和仿真工具確保獲得正確結(jié)果,并可驗證測量配置。

  8.采用良好的測試方法測量關(guān)鍵指標(biāo)。

  隨著信號速率的提高,時序測量的誤差和錯誤會造成不正確的電路規(guī)劃、器件選擇及系統(tǒng)設(shè)計。高速測量中保持良好的方法能夠避免亡羊補牢造成的損失。本文著重強調(diào)了這些良好的設(shè)計習(xí)慣。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉