文中以基于TMS320C32高速CPU為核心芯片的智能型電機保護裝置為模型,介紹了高性能FLASH芯片Am29F010B與DSP芯片的硬件接口電路、軟件編程技術(shù)以及應(yīng)注意的問題和設(shè)計技巧。
以基于TMS320C32 DSP開發(fā)的故障錄波裝置為模型,介紹AMD公司的Flash存儲器Am29F040的原理和應(yīng)用。
本文介紹AM30LV0064D的工作原理,以及它與AT89LS8252單片機的硬件接口電路和PLD內(nèi)部邏輯控制設(shè)計的代碼,并對編程操作的軟件流程進行了描述。
介紹雙口RAM和FIFO的結(jié)構(gòu)原理及仲裁邏輯控制;詳細說明二者在由數(shù)字信號處理器和MCS-51單片機構(gòu)成的多機系統(tǒng)中的應(yīng)用,并對二者進行了比較。
從整個應(yīng)用系統(tǒng)的角度,理解和分析PLD內(nèi)部鎖相環(huán);在此基礎(chǔ)上,深入剖析鎖相環(huán)的相移結(jié)構(gòu),同時用這個技術(shù)解決系統(tǒng)設(shè)計難題。
介紹了利用CPLD實現(xiàn)DSP芯片TMS320C6711b和PCI橋芯片PLX9054之間高速數(shù)據(jù)傳輸?shù)南到y(tǒng)設(shè)計方法,并給出了相應(yīng)的系統(tǒng)設(shè)計原理圖,同時對該系統(tǒng)的性能進行了分析。
分析軟處理器MicroBlaze的體系結(jié)構(gòu),給出MicroBlaze內(nèi)核在軟件無線電系統(tǒng)中的應(yīng)用,實現(xiàn)SOPC(可編程系統(tǒng)芯片)。
從狀態(tài)機的角度,介紹一種I2C控制核的VHDL設(shè)計方法。
用STATECAD快速設(shè)計有限狀態(tài)機
新一代完整的板級設(shè)計工具-Protel 2004
介紹基于Altera Excalibur平臺的光信號采集片上系統(tǒng)的設(shè)計,詳細地分析片上系統(tǒng)各個組成部分的工作原理。
提出一種基于FPGA技術(shù)的多路模擬量、數(shù)字量采集與處理系統(tǒng)的設(shè)計方案,分析整個系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部硬件資源的劃分和軟件的設(shè)計方案等。
固定幾何結(jié)構(gòu)的FFT算法及其FPGA實現(xiàn)。
根據(jù)單片機I2C串行擴展的特點,在EDA軟件MaxplusII的環(huán)境下,利用AHDL語言,建立IP核。
結(jié)合實際方案對目前國內(nèi)研究熱點的SoC設(shè)計進行一些討論,主要對系統(tǒng)集成、算法與系統(tǒng)芯片結(jié)構(gòu)、可測試性設(shè)計等方面進行一些相關(guān)探討。