基于S3C2410的智能家居數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
針對(duì)電力系統(tǒng)遠(yuǎn)程數(shù)據(jù)采集和控制,采用新型嵌入式單片機(jī)Atmega128、數(shù)傳電臺(tái)MDS設(shè)計(jì)的無線數(shù)據(jù)采集系統(tǒng)。介紹了高速異步FIFO芯片SN74ACT7808和高速A/D芯片的性能及該采集系統(tǒng)的接口電路.介紹了以ATmega128為核心的遠(yuǎn)控單元的設(shè)計(jì)及該單片機(jī)與數(shù)傳電臺(tái)的串行通信和硬件接口電路.簡(jiǎn)單介紹了串口通信C語(yǔ)言編程方法。
基于ATmega128的無線數(shù)據(jù)采集系統(tǒng)
現(xiàn)在很多測(cè)控系統(tǒng)為了提高抗干擾的能力,傳感器輸出信號(hào)多為3線制的差分信號(hào) ,而且電壓范圍也不同,通常采用的方法是把差分信號(hào)通過復(fù)雜電路進(jìn)行處理后再進(jìn)行數(shù)據(jù)采集,這樣不僅增加了硬件成本,還使系統(tǒng)的精度降低。為了解決此問題,設(shè)計(jì)了基于DSP和 LTC1859的16位高精度數(shù)據(jù)采集系統(tǒng),詳細(xì)介紹了軟硬件設(shè)計(jì),提供了實(shí)用的原理圖和源代碼。此系統(tǒng)不僅可以實(shí)現(xiàn)多路的單端輸入 ,還可以實(shí)現(xiàn)多路差分信號(hào)的輸入,成本低,精度高,抗干擾性好。
摘要:主要討論基于S3C2410的無線數(shù)據(jù)采集系統(tǒng)。介紹數(shù)據(jù)采集模塊、傳輸/接收模塊和數(shù)據(jù)處理模塊。硬件平臺(tái)基于S3C2410,MAXl32,IA4421芯片,并介紹它們的特點(diǎn)以及電路設(shè)計(jì)。采用Linux操作系統(tǒng)作為系統(tǒng)軟件平臺(tái),應(yīng)
現(xiàn)在很多測(cè)控系統(tǒng)為了提高抗干擾的能力,傳感器輸出信號(hào)多為3線制的差分信號(hào) ,而且電壓范圍也不同,通常采用的方法是把差分信號(hào)通過復(fù)雜電路進(jìn)行處理后再進(jìn)行數(shù)據(jù)采集,這樣不僅增加了硬件成本,還使系統(tǒng)的精度降低。為了解決此問題,設(shè)計(jì)了基于DSP和 LTC1859的16位高精度數(shù)據(jù)采集系統(tǒng),詳細(xì)介紹了軟硬件設(shè)計(jì),提供了實(shí)用的原理圖和源代碼。此系統(tǒng)不僅可以實(shí)現(xiàn)多路的單端輸入 ,還可以實(shí)現(xiàn)多路差分信號(hào)的輸入,成本低,精度高,抗干擾性好。
基于S3C2410的無線數(shù)據(jù)采集系統(tǒng)
基于S3C2410的無線數(shù)據(jù)采集系統(tǒng)
以FPGA為核心控制模塊,搭載MAX1300為數(shù)據(jù)采集模塊,完成8通道、16位精度數(shù)據(jù)采集系統(tǒng)。采集數(shù)據(jù)在FPGA內(nèi)部?jī)?chǔ)存,DSP在適當(dāng)時(shí)刻對(duì)其進(jìn)行讀取以完成伺服控制工作。針對(duì)以往數(shù)據(jù)采集系統(tǒng)的局限,F(xiàn)PGA內(nèi)部對(duì)所采集數(shù)據(jù)進(jìn)行預(yù)處理,減輕了CPU數(shù)據(jù)處理強(qiáng)度和負(fù)擔(dān)。詳細(xì)介紹了各芯片硬件電路設(shè)計(jì),給出FPGA內(nèi)部各功能模塊邏輯圖。
以FPGA為核心控制模塊,搭載MAX1300為數(shù)據(jù)采集模塊,完成8通道、16位精度數(shù)據(jù)采集系統(tǒng)。采集數(shù)據(jù)在FPGA內(nèi)部?jī)?chǔ)存,DSP在適當(dāng)時(shí)刻對(duì)其進(jìn)行讀取以完成伺服控制工作。針對(duì)以往數(shù)據(jù)采集系統(tǒng)的局限,F(xiàn)PGA內(nèi)部對(duì)所采集數(shù)據(jù)進(jìn)行預(yù)處理,減輕了CPU數(shù)據(jù)處理強(qiáng)度和負(fù)擔(dān)。詳細(xì)介紹了各芯片硬件電路設(shè)計(jì),給出FPGA內(nèi)部各功能模塊邏輯圖。
摘 要:在工業(yè)控制領(lǐng)域,常常需要采集大量的現(xiàn)場(chǎng)數(shù)據(jù),然后傳輸給主機(jī)進(jìn)行處理。而目前數(shù)據(jù)傳輸通常使用的是RS485或者是CAN等網(wǎng)絡(luò)。這些網(wǎng)絡(luò)均基于有線傳輸,他們?cè)谑褂弥胁粌H要考慮成本因素,還要考慮數(shù)據(jù)傳輸中的
摘要:本文設(shè)計(jì)了一種基于LabVIEW與STC12C5410AD單片機(jī)的數(shù)據(jù)采集系統(tǒng)。單片機(jī)采集到的數(shù)據(jù)通過CH341T芯片的USB轉(zhuǎn)串口的功能,實(shí)現(xiàn)了只用一條USB線就可以把數(shù)據(jù)傳輸?shù)絃abVIEW中進(jìn)行顯示和分析。從下位機(jī)和上位機(jī)兩
摘要:本文設(shè)計(jì)了一種基于USB2.0芯片CY7C68013和Maxim公司的高速并行模數(shù)轉(zhuǎn)換芯片MAX1195的高速雙路數(shù)據(jù)采集系統(tǒng),采用EZ-USB FX2 的特有的GPIF(General Programmable Interface)傳輸方式,徹底打破了8051CPU對(duì)USB2
摘要:通用串行總線因 (USB)具有傳輸速度快、即插即用、易于擴(kuò)展、占用系統(tǒng)資源少等優(yōu)點(diǎn);嵌入式實(shí)時(shí)操作系統(tǒng) (RTOS)中的 ?C/OS-Ⅱ則具有代碼效率高、占用空間小、良好的實(shí)時(shí)性和可靠性等特點(diǎn)。本文通過構(gòu)建嵌入式
摘要:本文設(shè)計(jì)了一種基于USB2.0芯片CY7C68013和Maxim公司的高速并行模數(shù)轉(zhuǎn)換芯片MAX1195的高速雙路數(shù)據(jù)采集系統(tǒng),采用EZ-USB FX2 的特有的GPIF(General Programmable Interface)傳輸方式,徹底打破了8051CPU對(duì)USB2
摘要:通用串行總線因 (USB)具有傳輸速度快、即插即用、易于擴(kuò)展、占用系統(tǒng)資源少等優(yōu)點(diǎn);嵌入式實(shí)時(shí)操作系統(tǒng) (RTOS)中的 ?C/OS-Ⅱ則具有代碼效率高、占用空間小、良好的實(shí)時(shí)性和可靠性等特點(diǎn)。本文通過構(gòu)建嵌入式
本文提出了由高速高精度A/D轉(zhuǎn)換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高精度數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案及實(shí)現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,采用并行接口和PCI總線接口的兩種數(shù)據(jù)傳輸模式,使系統(tǒng)方便的在兩種傳輸模式下進(jìn)行切換。最后采用QuartusII開發(fā)軟件對(duì)FPGA進(jìn)行開發(fā)設(shè)計(jì)并通過VB程序編寫了應(yīng)用于PC端的上層控制軟件。
本文提出了由高速高精度A/D轉(zhuǎn)換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高精度數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案及實(shí)現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,采用并行接口和PCI總線接口的兩種數(shù)據(jù)傳輸模式,使系統(tǒng)方便的在兩種傳輸模式下進(jìn)行切換。最后采用QuartusII開發(fā)軟件對(duì)FPGA進(jìn)行開發(fā)設(shè)計(jì)并通過VB程序編寫了應(yīng)用于PC端的上層控制軟件。
摘要:本文提出了一種基于ARM的藍(lán)牙無線數(shù)據(jù)采集系統(tǒng)。結(jié)合嵌入式技術(shù)與藍(lán)牙技術(shù)的優(yōu)勢(shì),解決了傳統(tǒng)工業(yè)現(xiàn)場(chǎng)數(shù)據(jù)采集系統(tǒng)中無法同時(shí)滿足低功耗、低價(jià)格與高性能,并受到電纜布線限制和使用不便等問題。采用藍(lán)牙無線通信
基于ARM的藍(lán)牙實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)